双极性电源的 信号,能不能直接输入到单电源供电的ADC

ADC常见问题解答_百度文库
两大类热门资源免费畅读
续费一年阅读会员,立省24元!
ADC常见问题解答
&&ADC常见问题解答
阅读已结束,下载文档到电脑
想免费下载本文?
定制HR最喜欢的简历
下载文档到电脑,方便使用
还剩5页未读,继续阅读
定制HR最喜欢的简历
你可能喜欢君,已阅读到文档的结尾了呢~~
我的信号是双极性的信号,能不能直接输入到单电源供电的ADC 2 52答案 首先,我们要先对我们的输入信号有准确的理解。一般在差分输入的情况下,会造成误解。对于差分信号来讲,所谓的双极性是指的相对双极性,还是针对于地的绝对双极性信号 数据手册上对于差分情况下的双极性输入范围的定义,如
2 5V的输入信号范围,是指的差分信号的差值,也就是说差分信号的正端AIN 与负端AIN ..
扫扫二维码,随身浏览文档
手机或平板扫扫即可继续访问
我的信号是 双极性的 信号,能不能直接输入到单电源供电的ADC
举报该文档为侵权文档。
举报该文档含有违规或不良信息。
反馈该文档无法正常浏览。
举报该文档为重复文档。
推荐理由:
将文档分享至:
分享完整地址
文档地址:
粘贴到BBS或博客
flash地址:
支持嵌入FLASH地址的网站使用
html代码:
&embed src='/DocinViewer-4.swf' width='100%' height='600' type=application/x-shockwave-flash ALLOWFULLSCREEN='true' ALLOWSCRIPTACCESS='always'&&/embed&
450px*300px480px*400px650px*490px
支持嵌入HTML代码的网站使用
您的内容已经提交成功
您所提交的内容需要审核后才能发布,请您等待!
3秒自动关闭窗口IC型号EVAL-CONTROLBRD2,【初步的技术数据特点6个独立的ADC真双极性模拟输入引脚/软件可选范围: - ± 10V , ± 5V】,EVAL-CONTROLBRD2 PDF资料,EVAL-CONTROLBRD2经销商-51电子网
服务热线:3&&
> EVAL-CONTROLBRD2
初步的技术数据特点6个独立的ADC真双极性模拟输入引脚/软件可选范围: - ± 10V , ± 5V高吞吐速率: 250 kSPS时指定VCC4.5 V至5.5 V低功耗160MW在250 kSPS时采用5 V电源宽输入带宽:85分贝信噪比在50 kHz的输入频率片上基准和基准缓冲器并行和串行接口高速串行接口SPI / QSPI / μWire / DSP兼容待机模式: 5 μA(最大值)iCMOS工艺TM工艺技术64 LQFP封装250 kSPS时, 6通道,同步采样,双极性12月14日位/ 16位ADCAD7658/AD7657/AD7656*功能框图VDDCONVSTACONVSTB CONVSTCAVCC DVCCCLKOSCREFBUF+5控制逻辑SER / PARVDRIVESTBY产量DRIVERSDOUTAV1T / H16位SARSCLKV2T / HBUFV3T / H16位SAR16位SAR产量DRIVERS产量DRIVERSDOUTBDOUTCV4T / HBUF16位SAR产量DRIVERS数据/控制线4,94V5T / H16位SARV6T / H16位SARAD7656应用电力线监控系统仪表和控制系统多轴定位系统VSSAGNDDGND图1 。概述在AD7658 / AD7657 / AD7656包含6至12 /14/ 16位,快速,低功耗,逐次逼近型ADC都在一个封装中。的AD7658 / AD7657 / AD7656芯从单个4.5操作V至5.5 V电源供电,最高吞吐量可达250kSPS时。该器件内置低噪声,宽带宽采样和 -保持放大器,可处理输入频率高达8 MHz 。转换过程和数据采集控制利用CONVST信号和内部振荡器。三CONVST引脚允许独立同步采样三对ADC 。在AD7658 / AD7657 / AD7656同时具有高速并行和串行接口允许设备接口与微处理器或DSP 。当串行接口模式,这些部位有一个菊花链功能,允许多个ADC连接到一个单一的串行接口。该AD7658 / AD7657 / AD7656可容纳真双极性输入*受美国专利号6731232在± 10V范围和±5V范围内的信号。它们包含一个2.5V内部参考,也可以接受外部基准电压。如果一个3V外部基准电压VREF引脚,这些ADC可以容纳一个真正的双极± 12V模拟输入范围。 VDD和VSS为此需要±12V输入范围±12V的电源。产品亮点1.2.3.6至12 /14/ 16位250 kSPS时的ADC在船上。六真双极性高阻抗模拟输入。在AD7658 / AD7657 / AD7656功能并行和一个高速串行接口。iCMOS工艺TM工艺技术对于中谁需要在更高的电压下工作的高性能IC的工业/仪器设备OEM的模拟系统设计师,iCMOS工艺是一个技术平台使能30V的模拟集成电路的开发和运营在+ 15V电源,同时允许显着减少电力消耗和封装尺寸,并增加交流和直流性能。REV 。 PRI信息ADI公司提供的被认为是准确和可靠。但是,没有责任承担由Analog Devices供其使用,也不对任何侵犯第三方专利或其他权利,可能导致其使用的。规格如有变更,恕不另行通知。没有获发牌照以暗示或者以其他方式在ADI公司的任何专利或专利权。商标注册商标均为其各自所有者的财产。一个技术的方式, P.O. 9106箱,诺伍德,MA
, U.S.A.联系电话: 781.329.4700传真: 781.326.8703(C)2004 ADI公司保留所有权利。AD7658/AD7657/AD7656目录AD7658规格................................................ ..................... 3AD7657规格................................................ ..................... 5AD7656规格................................................ ..................... 7时序规格................................................ ....................... 9绝对最大额定值............................................... ........... 10ESD注意事项................................................ ................................ 10引脚功能说明............................................... ...... 11术语................................................. ................................... 14转换器的详细................................................ .......................... 15跟踪和保持部分............................................ ............ 15模拟输入部分............................................... .............. 15初步的技术数据ADC传递函数............................................... .............. 16接口部分................................................ .......................... 17并行接口( SER / PAR = 0 ) ......................................... 17的ADC软件选型.............................................. .... 18改变模拟输入范围(H / S SEL = 0 ) ................ 18改变模拟输入范围(H / S SEL = 1 ) ................ 19串行接口( SER / PAR = 1 ) ................................. 19串行读操作............................................... ............ 20菊花链模式( DCEN = 1 , SER / PAR = 1 ) ................... 20操作待机/部分掉电模式........... 23订购指南................................................ .......................... 25修订历史修订PRI :初级版本牧师PRI |第25 2初步的技术数据AD7658规格1AD7658/AD7657/AD7656表1. AVCC= 4.5 V至5.5 V ,VDD= 9.5 V至16.5 V ,VSS= -9.5 V至-16.5V , DVCC= 4.5 V至5.5 V ,VDRIVE= 2.7V至5.25V ,女样品=250 kSPS时, VREF = 2.5V内部/外部,除非另有说明;牛逼A= T民给T最大除非另有说明参数动态性能信号 - 噪声+失真(SINAD )2总谐波失真( THD )2峰值谐波或杂散噪声( SFDR )2互调失真( IMD )2二阶项三阶项孔径延迟通光孔径延迟匹配孔径抖动全功率带宽DC精度无失码积分非线性2正满量程误差2双极性零误差2负满量程误差2模拟量输入输入电压范围直流漏电流输入电容参考输入/输出参考输出电压参考输入电压范围直流漏电流输入电容VREF输出阻抗参考温度系数逻辑输入输入高电压,VINH输入低电压,VINL输入电流IIN输入电容,CIN3逻辑输出输出高电压,VOH输出低电压,VOL浮态泄漏电流浮态输出电容3输出编码转化率转换时间跟踪和保持捕获时间吞吐率B版本17071-92--TBD-94-1002021003082.212±1±0.4±2.1±0.4±4xVREF±2xVREF±0.3302.49/2.512.5/3±0.520125100.7× VDRIVE03 x垂直DRIVE±0.310VDRIVE– 0.20.4±0.310二进制补码3400250单位分贝分钟dB典型值dB典型值dB典型值dB典型值dB典型值ns(最大值)ns(最大值)ps的典型值ps的典型值兆赫(典型值)兆赫(典型值)比特分LSB (典型值)% FS最大毫伏最大% FS最大VVμA(最大值)pF的典型值V最小/最大V最小/最大μA(最大值)pF的典型值欧姆(典型值)PPM / ° C最大值PPM /°C的典型值V分钟V最大μA(最大值)pF的最大V分钟V最大μA(最大值)pF的最大测试条件/评论fIN= 50kHz的正弦波@ -3分贝@ -0.1分贝VDD= 5.5 VRNG位/ RANGE引脚= 0RNG位/ RANGE引脚= 1VREF针通常情况下10 nA的,VIN= 0 V或VCCI来源= 200 uA;ISINK= 200 uA微秒最大ns(最大值)kSPS时电源要求VDD牧师PRI |第25 3+9.5V/+16.5VV最小/最大AD7658/AD7657/AD7656参数VSSAVCCIDD正常模式(静态)正常模式(工作)完全关断模式功耗正常模式(工作)完全掉电B版本1-9.5V/-16.5V4.5/5.540355192.516.5单位V最小/最大V MIN / V最大最大mA最大mAμA(最大值)毫瓦MAXμW最大初步的技术数据测试条件/评论数字I / PS= 0 V或VCCSCLK的打开或关闭。 VCC= 5.5 Vf样品= 250 kSPS时。 VCC= 5.5 VSCLK的打开或关闭。 VCC= 5.5 VVCC= 5.5 Vf样品= 250 kSPS时12温度范围如下: B版本: -40 ° C至+ 85°C 。参见术语部分。3在初次发布期间样品测试,以确保合规性。牧师PRI |第25 4初步的技术数据AD7657规格1AD7658/AD7657/AD7656表2. AVCC= 4.5 V至5.5 V ,VDD= 9.5 V至16.5 V ,VSS= -9.5 V至-16.5V , DVCC= 4.5 V至5.5 V ,VDRIVE= 2.7V至5.25V ,女样品=250 kSPS时, VREF = 2.5V内部/外部,除非另有说明;牛逼A= T民给T最大除非另有说明参数动态性能信号 - 噪声+失真(SINAD2信号 - 噪声比( SNR)的2总谐波失真( THD )2峰值谐波或杂散噪声( SFDR )2互调失真( IMD )2二阶项三阶项孔径延迟通光孔径延迟匹配孔径抖动全功率带宽DC精度无失码积分非线性2正满量程误差2双极性零误差2负满量程误差2模拟量输入输入电压范围直流漏电流输入电容参考输入/输出参考输出电压参考输入电压范围直流漏电流输入电容VREF输出阻抗参考温度系数逻辑输入输入高电压,VINH输入低电压,VINL输入电流IIN输入电容,CIN 3逻辑输出输出高电压,VOH输出低电压,VOL浮态泄漏电流浮态输出电容3输出编码转化率转换时间跟踪和保持捕获时间吞吐率B版本1818283-97-95-94-1002021003082.214±1.5±0.4±2.1±0.4±4xVREF±2xVREF±0.3302.49/2.512.5/3±0.520125100.7× VDRIVE0.3× VDRIVE±0.310VDRIVE– 0.20.4±0.310二进制补码3500250单位分贝分钟分贝分钟dB典型值dB典型值dB典型值dB典型值dB典型值ns(最大值)ns(最大值)ps的典型值ps的典型值兆赫(典型值)兆赫(典型值)比特分LSB (典型值)% FS最大毫伏最大% FS最大VVμA(最大值)pF的典型值V最小/最大V最小/最大μA(最大值)pF的典型值欧姆(典型值)PPM / ° C最大值PPM /°C的典型值V分钟V最大μA(最大值)pF的最大V分钟V最大μA(最大值)pF的最大测试条件/评论fIN= 50kHz的正弦波@ -3分贝@ -0.1分贝VDD= 5.5 VRNG位/ RANGE引脚= 0RNG位/ RANGE引脚= 1VREF针通常情况下10 nA的,VIN= 0 V或VCCI来源= 200 uA;ISINK= 200 uA微秒最大ns(最大值)kSPS时电源要求牧师PRI |第25 5差分输入, 1 MSPS10位和12位ADC,采用8引脚SOT- 23AD7440/AD7450A特点高吞吐量: 1 MSPS指定VDD3 V和5 V低功耗的最大吞吐量:4毫瓦最大的1 MSPS采用3 V电源9.25毫瓦最大的1 MSPS ,5 V电源全差分模拟输入宽输入带宽:70分贝SINAD在100 kHz的输入频率灵活的功耗/串行时钟速度管理无流水线延迟高速串行接口:SPI (TM) / QSPI (TM) / MICROWIRE (TM) / DSP兼容掉电模式:最大1μA8引脚SOT- 23和MSOP封装功能框图VDDVIN +T / HVIN-VREF12-BIT连续近似ADCSCLKAD7440/AD7450ASDATA控制逻辑CS03051-A-001GND应用传感器接口电池供电系统数据采集系统便携式仪表电机控制图1 。在CS的下降沿;而转换同时在此处启动点。这些器件采用SAR架构,确保有无流水线延迟。在AD7440和AD7450A采用AD-vanced的设计技术,实现极低的功耗在高吞吐率。概述在AD7440 / AD7450A1是10位和12位的高速,低功耗,逐次逼近型( SAR)模拟到数字转换器具有全差分模拟输入。这些部件从单一的3 V或5 V电源供电,并使用先进的设计技术,实现极低的功耗,在最高吞吐量可达1 MSPS 。这些特区架构部件,保证不存在流水线延迟。该器件内置一个低噪声,宽带宽,差分跟踪和保持放大器( T / H) ,可以处理输入频率高达3.5 MHz的。参考电压被施加内外兼修的VREF销和可变化从100毫伏至3.5 V取决于电源和什么适合的应用程序。所述基准电压的值确定了共模电压范围中的一部分的。有了这个真正的差分输入结构和可变基准电压输入时,用户可以选择各种输入范围和偏置点。转换过程和数据采集控制通过CS和串行时钟,使设备的接口与微处理器或DSP 。的输入信号进行采样版本B信息ADI公司提供的被认为是准确和可靠。但是,没有责任承担由Analog Devices供其使用,也不对任何侵犯第三方专利或其他权利,可能导致其使用的。规格如有变更,恕不另行通知。没有获发牌照以暗示或者以其他方式在ADI公司的任何专利或专利权。商标注册商标均为其各自所有者的财产。产品亮点1.2.操作3 V或5 V电源供电。高吞吐量,低功耗。与3 V电源供电时, AD7440 / AD7450A提供4毫瓦最大功率消耗1 MSPS吞吐量。全差分模拟输入。灵活的功耗/串行时钟速度管理。的转化率是由串行时钟确定,允许功率被减小的转换时间通过串行时钟速度的增加减少。这些器件还提供关断模式,以最大限度地提高电源效率较低的吞吐速率。可变的参考电压输入。无流水线延迟。的采样时刻通过CS输入精确的控制和一次性转换控制。ENOB &八位通常采用100 mV的参考。3.4.5.6.7.8.1美国专利号为6681332的保护。一个技术的方式, P.O. 9106箱,诺伍德,MA
, U.S.A.联系电话: 781.329.4700传真: 781.326.8703(C)2004 ADI公司保留所有权利。AD7440/AD7450A目录AD7440 -规格............................................... ..................... 3AD7450A -规格............................................... .................. 5时序规格................................................ ....................... 7绝对最大额定值............................................... ............. 8ESD注意事项................................................ .................................. 8引脚配置和功能描述........................... 9术语................................................. ................................... 10AD7440 / AD7450A -典型性能特征....... 12电路信息................................................ ........................ 15转换器操作................................................ .................. 15ADC传递函数............................................... .............. 15典型的连接图............................................... .... 16模拟输入................................................ ............................... 16驱动差分输入............................................... ......... 18数字输入................................................ .............................. 20参考................................................. .................................... 20单端工作.............................................. .............. 20串行接口................................................ ............................ 21操作模式............................................... ........................ 23普通模式................................................ .............................. 23掉电模式.............................................. ...................... 23电时间.............................................. ............................ 24功率与吞吐量............................................. .......... 24微处理器和DSP接口连接...................................... 25接地和布局提示.............................................. ...... 26评估AD7440 / AD7450A性能................... 26外形尺寸................................................ ....................... 27订购指南................................................ ............................... 28修订历史从版本A 2/04 -数据表变更为版本B增加了专利说明............................................... ............................... 1从REV 1/04 -数据表发生变化。 0到REV 。一更新格式................................................ ....................通用更改概述.............................................. ......... 1更改表1的脚注............................................. ................ 3更改表2脚注............................................. ................ 5更改表3脚注............................................. ................ 7版本B |页28 2AD7440/AD7450AAD7440–SPECIFICATIONS表1. VDD= 2.7 V至3.6 V,FSCLK= 18兆赫,女S= 1 MSPS ,VREF= 2.0 V; VDD= 4.75 V至5.25 V,FSCLK= 18兆赫,女S= 1 MSPS ,VREF= 2.5 V; VCM1= VREF; TA= T民给T最大中,除非另有说明。温度范围为B版本-40 ° C至+ 85°C 。参数动态性能信号与(噪声+失真)比(SINAD )2总谐波失真( THD )2峰值谐波或杂散噪声2互调失真( IMD )2二阶项三阶项孔径延迟2孔径抖动2全功率带宽2, 3DC精度决议积分非线性( INL )2微分非线性( DNL )2零代码错误2正增益误差2负增益误差2模拟量输入满量程输入范围绝对输入电压VIN +VIN-直流漏电流输入电容参考输入VREF输入电压测试条件/评论fIN= 100千赫-82 dB典型值-82 dB典型值FA = 90 kHz时, FB = 110千赫B版本61–74–76–83–83550202.510±0.5±0.5±2.5±1±1VIN +– VIN-VCM± VREF/2VCM± VREF/2±130/10单位分贝分钟最大分贝最大分贝dB典型值dB典型值纳秒(典型值)ps的典型值兆赫(典型值)兆赫(典型值)位LSB(最大值)LSB(最大值)LSB(最大值)LSB(最大值)LSB(最大值)VVVμA(最大值)pF的典型值@ -3分贝@ -0.1分贝保证无漏码为10位2 × VREF4VCM= VREFVCM= VREF当在轨道和保持VDD= 4.75 V至5.25 V ( ± 1 %容差指定的性能)VDD= 2.7 V至3.6 V ( ± 1 %容差规定性能)当在轨道和保持2.552.06±110/302.40.8±1102.82.40.4±110二进制补码VVμA(最大值)pF的典型值V分钟V最大μA(最大值)pF的最大V分钟V分钟V最大μA(最大值)pF的最大直流漏电流VREF输入电容逻辑输入输入高电压,VINH输入低电压,VINL输入电流IIN输入电容,C在7逻辑输出输出高电压,VOH输出低电压,VOL浮态泄漏电流浮态输出电容7输出编码通常情况下10 nA的,VIN= 0 V或VDDVDD= 4.75 V至5.25 V ;我来源= 200 uAVDD= 2.7 V至3.6 V ;我来源= 200 uAISINK= 200 uA版本B |第28 3AD7440/AD7450A参数转化率转换时间跟踪和保持捕获时间2吞吐率电源要求VDDIDD8正常模式(静态)正常模式(工作)完全关断模式功耗正常模式(工作)完全掉电测试条件/评论888 ns的有18 MHz的SCLK正弦波输入步骤输入B版本1620029012.7/5.250.51.951.4519.25453单位SCLK周期ns(最大值)ns(最大值)MSPS最高V MIN / V最大毫安(典型值)最大mA最大mAμA(最大值)毫瓦MAX毫瓦MAXμW最大μW最大范围: 3 V + 20 % / - 10 % ; 5 V± 5 %SCLK开启或关闭VDD= 4.75 V至5.25 VVDD= 2.7 V至3.6 VSCLK开启或关闭VDD= 5 V , 1.55 mW的典型值100 kSPS时9VDD= 3 V , 0.6毫瓦(典型值)为100 kSPS时9VDD= 5V ,SCLK开启或关闭VDD= 3V ,SCLK开启或关闭12共模电压。该输入信号可以被集中于一个直流共模电压,在图28和图29中所指定的范围。参见术语部分。3模拟输入,转换率超过27 V / μs的(满量程输入正弦波& 3.5兆赫)的采集时间内可能会导致转换器返回不正确的结果。4因为输入跨越Ⅴ的IN +和VIN-都是VREF和是180 °异相,差分电压是2 & VREF.5该AD7440是功能与100毫伏和V基准电压输入DD= 5 V ;参考范围可以达到3.5V。6该AD7440是功能与100毫伏和V基准电压输入DD= 3 V ;参考范围可以达到2.2V。7通过特性保证。8衡量一个中间电平DC输入。9请参阅电源与吞吐量节。版本B |第28 4AD7440/AD7450AAD7450A–SPECIFICATIONS表2. VDD= 2.7 V至3.6 V,FSCLK= 18兆赫,女S= 1 MSPS ,VREF= 2.0 V; VDD= 4.75 V至5.25 V,FSCLK= 18兆赫,女S= 1 MSPS ,VREF= 2.5 V; VCM1= VREF; TA= T民给T最大中,除非另有说明。温度范围为B版本-40 ° C至+ 85°C 。参数动态性能信号与(噪声+失真)比(SINAD )2总谐波失真( THD )2峰值谐波或杂散噪声2互调失真( IMD )2二阶项三阶项孔径延迟2孔径抖动2全功率带宽2, 3DC精度决议积分非线性( INL )2微分非线性( DNL )2零代码错误2正增益误差2负增益误差2模拟量输入满量程输入范围绝对输入电压VIN +VIN-直流漏电流输入电容参考输入VREF输入电压测试条件/评论fIN= 100千赫VDD= 4.75 V至5.25 V , -86 dB典型值VDD= 2.7 V至3.6 V , -84 dB典型值VDD= 4.75 V至5.25 V , -86 dB典型值VDD= 2.7 V至3.6 V , -84 dB典型值FA = 90 kHz时, FB = 110千赫B版本70–76–74–76–74–89–89550202.512±1±0.95±6±2±2VIN +– VIN-VCM± VREF/2VCM± VREF/2±130/102.552.06±110/302.40.8±1102.82.40.4±110二进制补码单位分贝分钟最大分贝最大分贝最大分贝最大分贝dB典型值dB典型值纳秒(典型值)ps的典型值兆赫(典型值)兆赫(典型值)位LSB(最大值)LSB(最大值)LSB(最大值)LSB(最大值)LSB(最大值)VVVμA(最大值)pF的典型值VVμA(最大值)pF的典型值V分钟V最大μA(最大值)pF的最大V分钟V分钟V最大μA(最大值)pF的最大@ -3分贝@ -0.1分贝保证无漏码至12位2 × VREF 4VCM= VREFVCM= VREF当在轨道和保持VDD= 4.75 V至5.25 V( ± 1%的容差规定的性能)VDD= 2.7 V至3.6 V( ± 1%的容差规定的性能)当在轨道和保持直流漏电流VREF输入电容逻辑输入输入高电压,VINH输入低电压,VINL输入电流IIN输入电容,CIN7逻辑输出输出高电压,VOH输出低电压,VOL浮态泄漏电流浮态输出电容7输出编码通常情况下10 nA的,VIN= 0 V或VDDVDD= 4.75 V至5.25 V ;我来源= 200 uAVDD= 2.7 V至3.6 V ;我来源= 200 uAISINK= 200 uA版本B |第28 5a特点快速12位ADC, 220 kSPS的吞吐速率8引脚SOIC采用5 V单电源供电高速,灵活的串行接口也允许接口与3 V处理器片内采样/保持放大器选择输入范围10 V的AD7898-102.5 V的AD7898-3高输入阻抗低功耗: 22.5毫瓦最大5 V , 12位,串行220 kSPS时ADC采用8引脚封装AD7898功能框图在REFVDDAD7898采样/保持VIN信号缩放*12-BITADCCONVST产量注册GNDVDRIVE*AD7898-10,AD7898-3SCLKSDATA概述产品亮点该AD7898是一款快速12位ADC,采用单5 V电源供电,装在一个小的8引脚SOIC封装。该部分包含一个逐次逼近型A / D转换器,一个片芯片采样/保持放大器,一个片时钟,以及一个高速串行接口。的AD7898提供两种操作模式。在模式0中,连续的版本是由发起CONVST输入和转换过程是由一个内部时钟振荡器的控制。在这种模式下,该串行接口包括三条线和AD7898是能够吞吐速率高达220 kSPS时的。在模式1中,所述转换过程由外部施加的SCLK控制数据被从转换期间的一部分进行访问。在该模式下,串行接口包括三条线和AD7898能够吞吐速率高达220 kSPS时的。除了传统直流精度规格,如线性和满量程和失调误差,指定的AD7898是动态性能参数,包括谐波显示失真和信号 - 噪声比。该器件可接受的模拟输入范围±10 V ( AD7898-10 )和±2.5 V ( AD7898-3 ),并从5 V单电源供电,功耗仅为22.5 mW的最大值。该器件采用8引脚小外形集成电路( SOIC )提供。1.快速, 12位ADC,采用8引脚封装该AD7898包含一个220 kSPS的ADC ,一个采样/保持扩增费里,控制逻辑和一个高速串行接口,所有在一8引线封装。这提供了相当大的空间节省了替代解决方案。2.低功耗,单电源供电在AD7898从5 V单电源和反对工作sumes只有22.5毫瓦。在VDRIVE功能允许串行接口直接连接到3 V或5 V处理器独立的V系统DD.3.灵活,高速串行接口该部分提供了一个灵活的高速串行接口有两个不同的操作模式。模式0提供了三与数据线接口从AD7898被访问当转换完成。模式1提供了一个三线在转换过程中被访问的数据的接口。4.掉电模式该AD7898提供了一个专用的关断功能当在模式1操作,使得该器件非常适合便携式或手持式应用。第0版信息ADI公司提供的被认为是准确和可靠的。但是,没有责任承担由Analog Devices其使用,也不对第三方专利或其他权利的任何侵犯这可能是由于它的使用。没有获发牌照以暗示或否则,在ADI公司的任何专利或专利权。一个技术的方式, P.O. 9106箱,诺伍德,MA
, U.S.A.联系电话: 781 / 329-4700万维网网站: 传真: 781 / 326-8703(C) ADI公司, 2000AD7898–SPECIFICATIONS参数动态性能信号(噪声+失真)比2T民给T最大总谐波失真( THD )2峰值谐波或杂散噪声2互调失真( IMD )2二阶条款三阶条款孔径延迟孔径抖动全功率带宽, AD7898-10全功率带宽, AD7898-3全功率带宽, AD7898-10全功率带宽, AD7898-3DC精度决议最小分辨率为哪无失码的保证相对精度2微分非线性2正满量程误差2负满量程误差2双极性零误差模拟量输入AD7898-10输入电压范围输入阻抗AD7898-3输入电压范围输入阻抗参考输入REF IN输入电压范围输入电流输入电容2, 3逻辑输入输入高电压,VINH输入低电压,VINL4输入电流IIN输入电容,CIN2 , 3逻辑输出输出高电压,VOH输出低电压,VOL浮态泄漏电流浮态输出电容2, 3输出编码转化率模式0操作模式1操作电源要求VDDVDRIVEIDDSTATICIDD操作功耗掉电模式IDD@ 25°CT民给T最大功耗@ 25 ° C(工作)71–78–89–88–8820753.64.72.152.412121(VDD= 4.75 V至5.25 V ,VDRIVE= 2.7 V至5.25 V ; REF IN = 2.5 V规格适用这两个模式0和模式1操作;牛逼A= T民给T最大除非另有说明)。单位测试条件/评论A版l分贝分钟最大分贝dB典型值dB典型值dB典型值纳秒(典型值)ps的典型值兆赫(典型值)兆赫(典型值)兆赫(典型值)兆赫(典型值)位位LSB(最大值)LSB(最大值)LSB(最大值)LSB(最大值)LSB(最大值)fIN= 30 kHz正弦波fIN= 30 kHz正弦波fIN= 30 kHz正弦波FA = 29.1千赫, FB=29.9千赫@ 3分贝@ 3分贝@ 1分贝@ 1分贝±1±0.9±3±3±4±1024±2.552.375/2.625110VDRIVE×0.7VDRIVE×0.3±110VDRIVE– 0.40.4±1010二进制补码2202152204.75至5.252.7? 5.254.254.522.552025伏kΩ的分伏kΩ的分V MIN / V最大uA最大pF的最大V分钟V最大uA最大pF的最大V分钟V最大uA最大pF的最大2.5 V±5%通常情况下10 nA的,VIN= 0 V或VDRIVEI来源= 200uA;VDRIVE= 2.7 V至5.25 VISINK= 200uAkSPS的最大kSPS的最大kSPS的最大V MIN到V最大V MIN到V最大最大mA最大mA毫瓦MAXuA最大uA最大uW最大随着VDRIVE= 5 V±5%随着VDRIVE= 2.7 V至3.6 V对于指定的性能对于指定的性能数字输入@ VDRIVE数字输入@ VDRIVE数字输入@ GND ,VDD= 5 V±5%数字输入@ GND ,VDD= 5 V±5%VDD= 5 V笔记1温度范围如下: A版本: -40 ° C至+ 85°C 。2参见术语。3样品测试@ 25°C ,以确保合规性。4操作与VDRIVE= 2.35 V,与输入低电压,VINL= 0.4 V特定网络阳离子如有更改,恕不另行通知。–2–第0版AD7898时序特定网络阳离子参数模式0操作40t1t2262262t3302302603t4703t4t520504t63.3t兑换模式1操作fSCLK513.716×tSCLKt兑换4.33t安静10070t23t3403t480108t5t6108t76020t8 460t上电4.331(VDD= 4.75 V至5.25 V ; VDRIVE= 2.7 V至5.25 V ; REF IN = 2.5 V ;牛逼A= T民给T最大中,除非另有注意)。单位ns(最小值)ns(最小值)ns(最小值)ns(最小值)ns(最小值)ns(最大值)ns(最大值)ns(最小值)ns(最大值)us千赫分钟兆赫最大us最大ns(最小值)ns(最小值)ns(最大值)ns(最大值)ns(最小值)ns(最小值)ns(最小值)ns(最小值)ns(最大值)us最大tSCLK= 1/fSCLKfSCLK= 3.7兆赫转换之间所需的最小安静的时间CS到SCLK建立时间从延迟CS直到SDATA三态禁用数据访问时间SCLK下降沿后SCLK高脉冲宽度SCLK低脉冲宽度SCLK到数据有效保持时间SCLK下降沿到SDATA高阻抗SCLK下降沿到SDATA高阻抗电时间从掉电模式描述CONVST脉宽SCLK高脉冲宽度,VDRIVE= 5 V±5%SCLK低脉冲宽度,VDRIVE= 5 V±5%SCLK高脉冲宽度VDRIVE= 2.7 V至3.6 VSCLK低脉冲宽度VDRIVE= 2.7 V至3.6 V数据访问时间SCLK ,V的下降沿后DRIVE= 5 V±5%数据访问时间SCLK ,V的下降沿后DRIVE= 2.7 V至3.6 V数据保持时间下降SCLK的上升沿后落SCLK的上升沿后的总线释放时间在T限制民, T最大笔记1在25℃下的样品进行测试,以确保遵守。所有输入信号均指定tR = tF = 5 ns的10%的规定( 90 %V的DD),并定时从1.6 V的电压电平2在SCLK最高频率为15MHz的模式0操作220 kSPS的吞吐与VDRIVE= 5 V±5 % , SCLK = 13 MHz的VDRIVE= 2.7 V至3.6 V.在标志/间隔比为SCLK被指定为至少40 %的高的时间(与相应的60%低时)或40 %低时(对应60%的高的时间)。如SCLK频率降低时,标志/间隔比可以有所不同,只要没有超过限制。当接口以考虑数据访问,必须注意时间t4及所要求的用户处理器的建立时间。这两个时间将决定SCLK最高频率,该用户的系统可以与操作。见串行接口部分。3测定图1和德音响的定义为所需的输出时间跨越0.8V或2.0V。负载电路4t6和T8从采取的数据输出时,装载有图1的电路所测得的数是然后改变0.5V的所测量的时间外推而得迟来回除去的充电或放电的50 pF电容的影响。这意味着该时间t6和T8在时序特性所是真正的公交车放弃部分的时间,并且独立于总线负载的。5马克/空间比SCLK输入是40/60至60/40 。特定网络阳离子如有更改,恕不另行通知。第0版–3–AD7898绝对最大额定值1(TA= 25 ° C除非另有说明)引脚配置VDD到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+7 V模拟输入电压至GNDAD7898-10 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。±17 VAD7898-3 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。±10 V基准输入电压至GND 。 。 。 。 0.3 V到VDD+ 0.3 V数字输入电压至GND 。 。 。 。 。 。 。 0.3 V到VDD+ 0.3 V数字输出电压至GND 。 。 。 。 。 0.3 V到VDD+ 0.3 V工作温度范围商业( A,B版本) 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 85°C存储温度范围。 。 。 。 。 。 。 。 。 。 。 -65 ° C至+ 150°C结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150℃SOIC封装,功率耗散。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 450毫瓦θJA热阻抗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 170 ° C / W焊接温度,焊接气相(60秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 215℃红外( 15秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 220℃ESDAD7898-10 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 2.5千伏AD7898-3 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 4千伏笔记1注意,超出上述绝对最大额定值可能会导致perma-新界东北损坏设备。这是一个压力等级;该装置的功能操作在这些或以上的在这个业务部门所列出的条件特定网络阳离子是不是暗示。暴露在绝对最大额定值条件下,长时间可能会影响器件的可靠性。在REF1VIN 28VDD7CS/CONVSTAD7898顶视图GND3(不按比例)6VDRIVESCLK45SDATA200 AIOLTO产量针CL50pF200 AIOH1.6V图1.负载电路的数字输出定时特定网络阳离子订购指南模型AD7898AR-10AD7898AR-3EVAL-AD7898CBEVAL -CONTROL BRD23温度范围-40 ° C至+ 85°C-40 ° C至+ 85°C线性误差( LSB )1±1 LSB±1 LSBSNR( dB)的71分贝71分贝封装选项2SO-8SO-8笔记1线性误差是指积分线性误差。2SO = SOIC 。3该板是一个完整的单元,允许一台PC来控制,并与CB标志后缀的ADI评估板进行通信。小心ESD (静电放电)敏感器件。静电荷高达4000 V容易积聚在人体和测试设备,可排出而不被发现。虽然AD7898具有专用ESD保护电路,可能永久的损坏发生在经受高能量静电放电设备。因此,适当的ESD预注意事项建议,以避免性能下降或功能丧失。警告!ESD敏感器件–4–第0版AD7898引脚功能描述针号1针助记符在REF功能参考电压输入。外部参考源应连接到该引脚提供参考电压为AD7898的转换过程。 IN输入裁判缓冲芯片。该标称基准电压为AD7898的正确操作是2.5V。±5%. A 0.1uF电容应放置在REF IN引脚。模拟量输入通道。模拟输入范围是±10 V ( AD7898-10 )和±2.5 V ( AD7898-3 ) 。模拟地。对于采样/保持,比较器,数字电路和DAC的参考地。串行时钟输入。外部串行时钟被施加到该输入,以从AD7898获得的串行数据。当处于模式0的操作,一个新的串行数据位同步输出该串行时钟的下降沿。在模式0中,数据是有保证有效的下降沿经过20毫微秒,这样的数据可以在被接受下降沿时快速串行时钟被使用。串行时钟输入端,应采取低处的端在串行数据传输。当在模式1下操作时, SCLK还提供用于在串行时钟访问从部分数据作为在模式0,但该时钟输入端也被用作该时钟源AD7898的转换过程在模式1时。串行数据输出。来自AD7898的串行数据,在该输出被提供。串行数据的时钟通过SCLK的下降沿,但数据也可以读在SCLK的下降沿。这是可能的,因为数据位的N是有效的SCLK的下降沿之后,在规定的时间(数据保持时间) 。十六位的串行数据被提供有四个前导零后跟12比特的转换数据,这是第一个提供的MSB 。在SCLK的第16个下降沿时, SDATA线保持的数据保持时间,然后被禁用(三态) 。输出数据的编码是二进制补码为AD7898 。逻辑电源输入。在此引脚的电源电压决定在什么电压串行接口面对AD7898将运行。片选/转换开始。该引脚CONVST ,边沿触发的逻辑输入模式0操作时。在这个输入的下降沿,跟踪/保持器进入其保持模式,并转换被启动。当在模式1操作,该引脚为片选信号,低电平有效逻辑输入。该输入提供启动数据转换上的AD7898 ,也是双重功能的帧的串行数据传输。电源输入, 5 V±5%.234VINGNDSCLK5SDATA67VDRIVECS / CONVST8VDD第0版–5–a特点双通道,12位,双通道ADC高吞吐量1 MSPS指定VDD2.7 V至5.25 V低功耗11.4毫瓦最大的1 MSPS ,3 V电源24毫瓦最大的1 MSPS ,5 V电源宽输入带宽70分贝信噪比在300 kHz的输入频率板载参考2.5 V灵活的功耗/呑吐量管理同时转换/读无流水线延迟高速串行接口SPITM/ QSPITM/微丝TM/ DSP兼容关机模式1 A最大20引脚TSSOP封装双通道1 MSPS , 12位,双通道SAR ADC ,具有串行接口AD7866功能框图VREFD帽一个REF SELECTAVDDDVDD2.5VREFVA1VA2BUF12-BIT逐次近似ADCAD7866产量DRIVERSDOUTAMUXT / H控制逻辑A0范围SCLKCSVDRIVEVB1VB2MUXT / H12-BIT逐次近似ADC产量DRIVERSDOUTBBUFAGNDAGNDD帽BDGND概述该AD7866是一款双通道12位高速,低功耗,逐次逼近型ADC 。该器件采用2.7 V至5.25 V电源供电,最高吞吐量可达1 MSPS 。该器件包含两个ADC ,两者之前的低噪声,宽带宽采样/保持放大器,可处理的输入频率超过10兆赫。转换过程和数据采集控制使用标准控制输入,可轻松连接微处理器或DSP 。所述输入信号进行采样的的下降沿CS并且也开始在这一点上的转换。转换时间取决于SCLK的频率来确定。有该器件无流水线延迟。在AD7866采用先进的设计技术,以实现极低的功耗在高吞吐量。采用3 V电源1 MSPS吞吐速率,功耗为最大3.8毫安。与5 V电源, 1 MSPS ,电流消耗是最大值为4.8毫安。该器件还提供灵活的功耗/在睡眠模式下运行时的吞吐率管理。模拟输入范围为部分可以被选择为在0 V到VREF范围或2-×VREF范围与标准二进制或二进制补码输出编码。在AD7866具有片上2.5 V基准电压源,可如果外部过驱动参考是优选的。每个上ADC也可以被提供有独立的单个外部参考。在AD7866可在一个20引脚超薄紧缩小型( TSSOP )封装。产品亮点1. AD7866有两个完整的ADC功能,允许同时采样和转换两个通道。每ADC具有一个2通道输入多路复用器。转换这两个信道的结果是可同时在不同的数据线,或两者都可以采取一条数据线,如果只有一个串行端口可用。2.高吞吐量,低功耗,该AD7866提供1 MSPS吞吐量11.4毫瓦最大功耗为3 V时运行3.灵活的功耗/吞吐量管理 -转换速率由串行时钟允许确定的功率消耗被减少了转换时间通过一个SCLK的频率的增加减少。动力效率能够以较低的吞吐速率,如果最大化部分在转换期间进入睡眠。4.无流水线延迟,该器件采用两个标准逐次逼近型ADC的采样的精确控制通过瞬间CS输入和一次性转换控制。SPI和QSPI是摩托罗拉公司的商标。MICROWIRE是美国国家半导体公司的商标。第0版信息ADI公司提供的被认为是准确和可靠的。但是,没有责任承担由Analog Devices其使用,也不对第三方专利或其他权利的任何侵犯该可能是由于它的使用。没有获发牌照以暗示或以其他方式在ADI公司的任何专利或专利权。一个技术的方式, P.O. 9106箱,诺伍德,MA
, U.S.A.联系电话: 781 / 329-4700传真: 781 / 326-8703(C) ADI公司, 2002年AD7866–SPECIFICATIONS参数动态性能信号与噪声+失真比(SINAD )2总谐波失真( THD )2峰值谐波或杂散噪声( SFDR )2互调失真( IMD )2二阶条款三阶条款通道间隔离采样和保持孔径延迟3孔径抖动3孔径延迟匹配3全功率带宽DC精度决议积分非线性微分非线性0 V至VREF输入范围偏移误差偏移误差匹配增益误差增益误差匹配2×VREF输入范围正增益误差零代码错误零代码误差匹配负增益误差模拟量输入输入电压范围直流漏电流输入电容参考输入/输出参考输入电压参考输入电压范围4直流漏电流输入电容参考输出电压5VREF输出阻抗6参考温度系数REF OUT错误(T民给T最大)逻辑输入输入高电压,VINH输入低电压,VINL输入电流IIN输入电容,CIN3逻辑输出输出高电压,VOH输出低电压,VOL浮态泄漏电流浮态输出电容3输出编码68–75–76–88–88–88105020012212±1.51(TA= T民给T最大, VDD= 2.7 V至5.25 V ,VDRIVE= 2.7 V至5.25 V ,参考= 2.5 V外界对D-帽A和D帽B,FSCLK= 20MHz时,除非另有说明。 )B版本168–75–76–88–88–881050200122单位分贝分钟最大分贝最大分贝dB典型值dB典型值dB典型值ns(最大值)ps的典型值PS最大兆赫(典型值)兆赫(典型值)位LSB(最大值)LSB(最大值)LSB(最大值)LSB(最大值)LSB (典型值)LSB(最大值)LSB (典型值)LSB(最大值)LSB(最大值)LSB (典型值)LSB(最大值)VVnA的最大pF的典型值pF的典型值VV MIN / V最大uA最大uA最大pF的典型值V MIN / V最大Ohm典型值Ohm典型值PPM /°C的典型值mV的典型V分钟V最大uA最大pF的最大V分钟V最大uA最大pF的最大–VREF到+ VREF偏置在VREF同二进制补码输出编码测试条件/评论fIN= 300 kHz正弦波,女S= 1 MSPSfIN= 300 kHz正弦波,女S= 1 MSPSfIN= 300 kHz正弦波,女S= 1 MSPSA版1@ 3分贝@ 0.1分贝12±1±1.5–0.95/+1.25 –0.95/+1.25±8±1.2±2.5±0.2±2.5±8±0.2±2.50到VREF0-2×VREF±50030102.52/3±30±160202.45/2.55254550±150.7 VDRIVE0.3 VDRIVE±110B级, 0 V至VREF只有范围;±0.5LSB (典型值)0 V至2×VREF范围内;±0.5 LSB (典型值)保证无漏码至12位直接二进制输出编码±8±1.2±2.5±0.2±2.5±8±0.2±2.50到VREF0-2×VREF±50030102.52/3±30±160202.45/2.55254550±150.7 VDRIVE0.3 VDRIVE±110RANGE引脚低电平时CS下降沿层峦高脚CS下降沿当轨道当保持±对于指定的性能1 %REF SELECT引脚接高电平VREF销;D帽A,D帽B引脚;VDD= 5 VVDD= 3 V通常情况下15 nA的,VIN= 0 V或VDRIVEVDRIVE– 0.2 VDRIVE– 0.20.40.4±1±11010直(自然科学)二进制二进制补码–2–I来源= 200uAISINK= 200uAVDD= 2.7 V至5.25 V选择与任一输入范围第0版AD7866参数转化率转换时间采样/保持捕获时间3吞吐率电源要求VDDVDRIVEIDD7正常模式(静态)A版11630012.7/5.252.7/5.253.12.8操作中,fS= 1 MSPS4.83.8部分掉电模式部分掉电模式完全关断模式功耗7正常模式(工作)部分断电(静态)完全掉电(静态)1.656012411.42.81.6853B版本11630012.7/5.252.7/5.253.12.84.83.81.656012411.42.81.6853单位测试条件/评论SCLK周期800 ns的与SCLK = 20 MHz的ns(最大值)MSPS最高见串行接口部分V最小/最大V最小/最大最大mA最大mA最大mA最大mA最大mAuA最大uA最大毫瓦MAX毫瓦MAX毫瓦MAX毫瓦MAXuW最大uW最大数字I / PS = 0 V或VDRIVEVDD= 4.75 V至5.25 V添加0.5毫安一般如果使用内部参考VDD= 2.7 V至3.6 V.添加0.35毫安一般如果使用内部参考VDD= 4.75 V至5.25 V添加0.5毫安一般如果使用内部参考VDD= 2.7 V至3.6 V.添加0.5毫安一般如果使用内部参考fS= 100 kSPS时,女SCLK= 20 MHz的添加0.2毫安典型值,如果使用内部参考(静态)添加100uA典型的,如果使用内部参考SCLK的打开或关闭。VDD= 5 VVDD= 3 VVDD= 5 V SCLK开启或关闭。VDD= 3 V SCLK开启或关闭。VDD= 5 V SCLK开启或关闭。VDD= 3 V SCLK开启或关闭。笔记1温度范围如下:A ,B版本: -40 ° C至+ 85°C 。2参见术语部分。3样品测试@ 25°C ,以确保合规性。4可以在V被施加的外部基准范围REF, D帽A,或D帽B.5涉及到引脚VREF, D帽A,或D帽B.6请参阅参考一节?帽A,D帽B输出阻抗。7见功率与吞吐率部分。特定网络阳离子如有更改,恕不另行通知。第0版–3–AD7866时序特定网络阳离子1(V参数fSCLK 2t兑换t安静t2t3 3t4 3t5t6t7t8 4t9 4在极限T民, T最大102016×tSCLK800501025400.4 tSCLK0.4 tSCLK10251050单位千赫分钟兆赫最大ns(最大值)ns(最大值)ns(最大值)ns(最小值)ns(最大值)ns(最大值)ns(最小值)ns(最小值)ns(最小值)ns(最大值)ns(最小值)ns(最大值)DD= 2.7 V至5.25 V ,VDRIVE= 2.7 V至5.25 V ,VREF= 2.5 V ;牛逼A= T民给T最大除非另有说明)。描述tSCLK= 1/fSCLKfSCLK= 20 MHz的串行读取和一个下降沿结束之间的最小时间CSCS到SCLK建立时间从延迟CS直到?OUTA和DOUTB三态禁用SCLK下降沿后的数据访问时间。 VDRIVE3 V ,CL= 50 pF的;VDRIVE& 3 V ,CL= 25 pF的SCLK低脉冲宽度SCLK高脉冲宽度SCLK到数据有效保持时间CS上升沿到DOUTA,DOUTB,高阻抗SCLK下降沿到DOUTA,DOUTB,高阻抗SCLK下降沿到DOUTA,DOUTB,高阻抗笔记1在25℃下的样品进行测试,以确保遵守。所有输入信号均指定tR = tF = 5 ns的10%的规定( 90 %V的DRIVE),并定时从1.6 V的电压电平2马克/空间比CLK输入为40/60至60/40 。3测定图1和德音响的定义为所需的输出时间跨越0.8V或2.0V。负载电路4t8,t9从采取的数据输出改变0.5 V的测量时间衍生当载有图1中的电路测量的数目,然后外推背面去除的充电或放电的50 pF电容的影响。这意味着该时间t8和T9在时序特性所是真正的公交车放弃的部分的时间和独立的总线负载的。特定网络阳离子如有更改,恕不另行通知。200 AIOLTO产量针1.6VCL50pF200 AIOH图1.负载电路的数字输出时序特定网络阳离子绝对最大额定值1(TA= 25oC除非另有说明)AVDD到AGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+7 VDVDD到DGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+7 VVDRIVE到DGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V到DVDD+ 0.3 VVDRIVE到AGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至AVDD+ 0.3 VAVDD以DVDD。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+0.3 VAGND至DGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+0.3 V模拟输入电压至AGND 。 。 。 。 -0.3 V至AVDD+ 0.3 V数字输入电压至DGND 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+7 VVREF到AGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至AVDD+ 0.3 V数字输出电压DGND 。 。 0.3 V到VDRIVE+ 0.3 V输入电流到任何引脚除外用品2. . . . . . . .±10毫安工作温度范围商业( A,B版本) 。 。 。 。 。 。 。 。 。 。 。 。 。 -40oC至+ 85oC存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65oC至+150oC结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150oCTSSOP封装,功率耗散。 。 。 。 。 。 。 。 。 。 。 。 。 450毫瓦JA热阻抗。 。 。 。 。 。 。 。 。 。 。 。 143℃ / W ( TSSOP )JC热阻抗。 。 。 。 。 。 。 。 。 。 。 。 。 45 ℃/ W( TSSOP )焊接温度,焊接气相( 60秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 215℃红外( 15秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 220℃ESD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 1.5千伏笔记1注意,超出上述绝对最大额定值可能会导致永久性的损坏设备。这是一个压力只有额定值。该装置的功能操作在这些或以上的在这个业务部门所列出的条件特定网络阳离子是不是暗示。暴露在绝对最大额定值条件下,长时间可能会影响器件的可靠性。2高达100 mA以下的瞬态电流不会造成SCR闩锁。小心ESD (静电放电)敏感器件。静电荷高达4000 V容易积聚在人体和测试设备,可排出而不被发现。虽然在AD7866具有专用ESD保护电路,永久性的损害可能发生器件经受高能量静电放电。因此,适当的ESD防范措施建议避免性能下降或功能丧失。警告!ESD敏感器件–4–第0版AD7866订购指南模型AD7866ARUAD7866BRUEVAL-AD7866CB1EVAL -CONTROL BRD22温度范围-40 ° C至+ 85°C-40 ° C至+ 85°C评估板控制器板决议(比特)1212包装说明薄型缩小SO ( TSSOP )薄型缩小SO ( TSSOP )( TSSOP )包选项RU-20RU-20笔记1这可以作为一个独立的评估板或与评估板控制器,用于评估/演示相结合。2该评估板控制器是一个完整的单元,从而使一台PC来控制,并与CB标志后缀的ADI评估板进行通信。引脚配置REF SELECT1D帽B2AGND3VB2 4VB1 5VA2 620A019CS18SCLK17VDRIVEAD786616DOUTB顶视图15DOUTA(不按比例)VA1 714DGNDAGND8D帽A9VREF 1013DVDD12AVDD11范围引脚功能描述PIN号1助记符REF SELECT功能内部/外部基准选择引脚。逻辑输入。如果此引脚连接到GND ,片上2.5 V基准电压源作为参考源为ADC A和ADC B.另外,引脚VREF,D帽A,和D帽B必须连接到去耦电容。如果REF SELECT引脚连接到一个逻辑高,外部参考可以通过V被提供给AD7866REF销,其中案例去耦电容必须对D-帽A和D帽B.但是,如果在VREF引脚连接到AGND而REF SELECT被绑定到逻辑低,个别外部基准可以应用通过这两个引脚ADC A和ADC B D帽A和D帽B中。请参阅参考一节。去耦电容连接到这些引脚的去耦基准电压缓冲对于每个相应ADC。芯片上的参考,可以从这些管脚和外部施加到的其余部分系统。根据REF SELECT引脚的极性和V的结构REF销,这些引脚还可以用于输入一个单独的外部参照每个ADC 。的范围外部基准依赖于所选择的模拟输入范围。请参阅参考一节。模拟地。接地参考点,在AD7866上所有模拟电路。所有模拟输入信号和外部基准信号,应参考此AGND电压。这两种引脚应该连接到系统的AGND平面。 AGND和DGND电压应理想的是在相同的电位,而且必须不大于0.3伏相距甚至在瞬态。B. ADC的模拟输入单端模拟输入通道。每个通道的输入范围为0 V到VREF或2-×VREF取决于RANGE引脚的时的下降沿的极性范围CS 。的ADC A.单端模拟输入通道模拟输入。每个通道的输入范围为0 V到VREF或2-×VREF取决于RANGE引脚的时的下降沿的极性范围CS 。参考去耦引脚与外部参考选择引脚。该引脚被连接到互最终的参考,需要一个去耦电容。标称参考电压为2.5 V,这出现在销;然而,如果该内部基准是在外部使用的系统中,它必须是无论从D截取帽A或D帽B引脚。该引脚也可以配合使用的REF SELECT引脚上施加一个外部参考AD7866的时候。见REF SELECT引脚说明。2, 9D帽B,D帽A3, 8AGND4, 56, 710VB2, VB1VA2, VA1VREF第0版–5–a特点4线触摸屏接口125 kSPS时指定的吞吐率低功耗:1.37毫瓦最大为125 kSPS时具有VCC= 3.6 V单电源供电,VCC2.2 V至5.25 V比率转换高速串行接口可编程的8位或12位分辨率两个辅助模拟输入关断模式: 1 A最大采用16引脚QSOP和TSSOP封装应用个人数字助理智能手持式设备触摸屏显示器POINT -OF-销售终端寻呼机X+X–Y+Y–摸屏AD7843功能框图+VCCPENIRQAD7843笔打断T / H4-TO-1I / PMUXIN3IN4VREF收费再分配DACCOMPGND+VCCSAR ADC +控制逻辑SPORT概述AD7843是一款12位逐次逼近型ADC,一个导通电阻开关同步串行接口和低驱动触摸屏。该部分从单一2.2 V至工作5.25 V电源供电,吞吐速率大于125 kSPS的。AD7843采用外部基准可改变1 V至+ VCC,而模拟输入范围是从0V到VREF。该器件具有关断模式,从而将电流消耗小于1uA.在AD7843拥有板载开关。这再加上低功率和高速运转,使该器件非常适用于电池供电系统,如个人数字助理与电阻式触摸屏和其它便携式设备。部分可在一个16引脚0.15&四分之一大小集成封装( QSOP )封装年龄和16引脚超薄紧缩小外形封装( TSSOP )封装。DINCSDOUTDCLK忙产品亮点1.比率转换模式下消除错误由于板载开关电阻。380 2.最大电流消耗uA在同时经营125 kSPS的。3.可省电选项。4.模拟输入范围为0 V至VREF.5.通用串行I / O端口。第0版信息ADI公司提供的被认为是准确和可靠的。但是,没有责任承担由Analog Devices其使用,也不对第三方专利或其他权利的任何侵犯这可能是由于它的使用。没有获发牌照以暗示或否则,在ADI公司的任何专利或专利权。一个技术的方式, P.O. 9106箱,诺伍德,MA
, U.S.A.联系电话: 781 / 329-4700万维网网站: 传真: 781 / 326-8703(C) ADI公司, 2000AD7843–SPECIFICATIONS参数DC精度决议无失码积分非线性2偏移误差2偏移误差匹配3增益误差2增益误差匹配3电源抑制开关驱动器导通电阻2Y + , X +Y-,X-模拟量输入输入电压范围直流漏电流输入电容参考输入VREF输入电压范围直流漏电流VREF输入阻抗VREF输入电流31211±2±610.1±410.170(VCC= 2.7 V至3.6 V ,VREF= 2.5 V,FSCLK= 2兆赫,除非另有说明;牛逼A=-40 ℃至85 ℃,除非另有说明。 )单位位比特分LSB(最大值)LSB(最大值)LSB(最大值)LSB (典型值)LSB(最大值)LSB(最大值)LSB (典型值)dB典型值测试条件/评论AD7843A1VCC= 2.7 V560到VREF±0.1371.0/+VCC±1520112.40.4±110Ohm典型值Ohm典型值伏uA典型值pF的典型值V最小/最大uA最大GΩ (典型值)uA最大uA典型值uA最大V分钟V最大uA最大pF的最大CS= GND或+ VCC8uA典型值f样品± 12.5千赫CS= +VCC; 0.001uA典型值逻辑输入输入高电压,VINH输入低电压,VINL输入电流IIN输入电容,CIN4逻辑输出输出高电压,VOH输出低电压,VOLPENIRQ输出低电压,VOL浮态泄漏电流浮态输出电容4输出编码转化率转换时间采样/保持捕获时间吞吐率电源要求VCC(指定的性能)ICC5正常模式(F样品= 125 kSPS时)正常模式(F样品= 12.5 kSPS时)正常模式(静态)关断模式(静态)功耗5正常模式(F样品= 125 kSPS时)关闭笔记1温度范围如下:A版本: -40 ° C至+ 85°C 。2参见术语。3通过设计保证。4样品测试@ 25°C ,以确保合规性。5请参阅电源与吞吐率部分。特定网络阳离子如有更改,恕不另行通知。通常情况下10 nA的,VIN= 0 V或+ VCCVCC– 0.2V分钟0.4V最大0.4V最大±10uA最大10pF的最大直(自然科学)二进制1231252.7/3.638017015011.3683.6DCLK周期最大DCLK周期分kSPS的最大V最小/最大uA最大uA典型值uA典型值uA最大毫瓦MAXuW最大I来源= 250uA;VCC= 2.2 V至5.25 VISINK= 250uAISINK= 250uA;100 kΩ上拉功能从2.2 V至5.25 V数字I / PS = 0 V或VCCVCC= 3.6 V, 240uA典型值VCC= 2.7 V,FDCLK= 2 00千赫VCC= 3.6 VVCC= 3.6 VVCC= 3.6 V–2–第0版AD7843时序特定网络阳离子1参数fDCLK 2tACQt1t2t3 3t4t5t6t7t8t9 3t10t11t1241021.51060602002006010102000200200(TA= T民给T最大中,除非另有说明; VCC= 2.7 V至3.6 V ,VREF= 2.5 V)单位千赫分钟兆赫最大us民ns(最小值)ns(最大值)ns(最大值)ns(最小值)ns(最小值)ns(最大值)ns(最小值)ns(最小值)ns(最大值)ns(最小值)ns(最大值)ns(最大值)描述在T限制民, T最大采集时间CS下降沿到第一个DCLK上升沿CS下降沿闹三态禁用CS下降沿到DOUT三州残疾人DCLK高脉冲宽度DCLK低脉宽DCLK下降沿到BUSY上升沿数据建立时间之前DCLK的上升沿数据有效到DCLK保持时间后DCLK下降沿数据访问时间CS上升沿DCLK忽略CS上升沿到BUSY高阻抗CS上升沿到DOUT高阻笔记1在25℃下的样品进行测试,以确保遵守。所有输入信号均指定tR = tF = 5 ns的10%的规定( 90 %V的CC),并定时从1.6 V的电压电平2马克/空间比SCLK输入是40/60至60/40 。3测得的与图1的负载电路并且被定义为所需的输出时间跨越为0.4V或2.0V。4t12从采取的数据输出改变0.5 V的测量时间衍生当载有图1中的电路测量的数目,然后外推背面去除的充电或放电的50 pF电容的影响。这意味着该时间t12在时序特性所是真正的总线释放的部分和的时间是独立的总线负载的。特定网络阳离子如有更改,恕不另行通知。200 AIOLTO产量针1.6VCL50pF200 AIOH图1.负载电路的数字输出时序规范第0版–3–AD7843绝对最大额定值1(TA= 25 ° C除非另有说明)+VCC到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+7 V模拟输入电压至GND 。 。 。 。 。 。 。 0.3 V到VCC+ 0.3 V数字输入电压至GND 。 。 。 。 。 。 。 0.3 V到VCC+ 0.3 V数字输出电压至GND 。 。 。 。 。 0.3 V到VCC+ 0.3 VVREF到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到VCC+ 0.3 V输入电流到任何引脚除外用品2. . . . . . .±10毫安工作温度范围商用。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 85°C存储温度范围。 。 。 。 。 。 。 。 。 。 。 -65 ° C至+ 150°C结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150℃QSOP和TSSOP封装,功率耗散。 。 。 。 。 。 。 450毫瓦θJA热阻抗。 。 。 。 。 。 。 。 。 。 。 149.97 ℃/ W( QSOP )。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150.4 ℃/ W( TSSOP )θJC热阻抗。 。 。 。 。 。 。 。 。 。 。 。 。 38.8 ℃/ W( QSOP )。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 27.6 ℃/ W( TSSOP )焊接温度,焊接气相( 60秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 215℃红外( 15秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 220℃笔记1注意,超出上述绝对最大额定值可能会导致永久性的损坏设备。这是一个压力只有额定值。该装置的功能操作在这些或以上的在这个业务部门所列出的条件特定网络阳离子是不是暗示。暴露在绝对最大额定值条件下,长时间可能会影响器件的可靠性。2高达100 mA的瞬态电流不会造成SCR闩锁。订购指南模型AD7843ARQAD7843ARQ-REELAD7843ARQ-REEL7AD7843ARUAD7843ARU-REELAD7843ARU-REEL7EVAL-AD7843CB3EVAL -CONTROL BRD24温度范围-40 ° C至+ 85°C-40 ° C至+ 85°C-40 ° C至+ 85°C-40 ° C至+ 85°C-40 ° C至+ 85°C-40 ° C至+ 85°C评估板控制器板线性错误( LSB)的1±2±2±2±2±2±2包选项RQ-162RQ-162RQ-162RU-16RU-16RU-16包描述QSOPQSOPQSOPTSSOPTSSOPTSSOPBRANDING信息AD7843ARQAD7843ARQAD7843ARQAD7843ARUAD7843ARUAD7843ARU笔记1在这里线性误差是指积分线性误差。2RQ = 0.15&四分之一大小外形包装。3这可以作为一个独立的评估板或与评估板控制器,用于评估/演示相结合。4该评估板控制器是一个完整的单元,允许一台PC来控制,并与所有ADI公司评估板结束的沟通CB标志。小心ESD (静电放电)敏感器件。静电荷高达4000 V容易积聚在人体和测试设备,可排出而不被发现。虽然在AD7843具有专用ESD保护电路,永久性的损害可能发生器件经受高能量静电放电。因此,适当的ESD防范措施建议避免性能下降或功能丧失。警告!ESD敏感器件引脚配置QSOP / TSSOP+VCC 1X+2Y+3X–416DCLK15CS14DINAD784313忙顶视图Y–5(不按比例)12DOUTGND6IN37IN4811PENIRQ10+VCC9VREF–4–第0版AD7843引脚功能描述针号1, 10234567891112助记符+VCCX+Y+X–Y–GNDIN3IN4VREFPENIRQDOUT功能电源输入。在+ VCC范围为AD V至5.25 V两款+ VCC引脚应被直接连接在一起。X +输入。 ADC输入通道1 。Y +位置输入。 ADC输入通道2 。X轴位置输入。Y-位置输入。模拟地。接地参考点上的AD7843的所有电路。所有的模拟输入信号和任何外部参考信号应交由该接地电压。辅助输入1. ADC输入通道3 。辅助输入2, ADC输入通道4 。参考输入的AD7843 。外部基准必须施加到该输入端。电压范围的外部基准是1.0 V至+ VCC。对于指定的性能是2.5 V.笔中断。 CMOS逻辑漏极开路输出(要求为10kΩ ?100 kΩ的上拉电阻外部) 。数据输出。逻辑输出。来自AD7843的转换结果被设置在作为该输出串行数据流。该位同步输出DCLK输入的下降沿。该输出高阻抗时CS为高。BUSY输出。逻辑输出。该输出为高阻态时,CS为高。数据输入。逻辑输入。数据被写入到AD7843的控制寄存器被设置在该输入并移入在DCLK的上升沿寄存器(见控制寄存器部分) 。片选输入。低电平有效逻辑输入。该输入可发起CON-的双重功能在AD7843版本并且还可以使串行输入/输出寄存器。外部时钟输入。逻辑输入。 DCLK提供用于从所述部分存取数据的串行时钟。此时钟输入也被用作时钟源为AD7843的转换过程。13141516忙DINCSDCLK术语积分非线性增益误差这是由一条直线传递的最大偏差通过ADC转换函数的端点。在最终的传递函数的点是零刻度,一个点的1 LSB下面的第一个代码转换,而满刻度,点1 LSB上述最后一个码转换。微分非线性这是最后一个码转换的偏差( 111 。 110)从理想的( 111 , 111 )(即,VREF- 1 LSB )的偏差后,错误已经调整了。采样/保持捕获时间这是所测量的和理想的1之间的差的LSBADC中任意两个相邻码之间变化。偏移误差该采样/保持放大器输入上的第五个采集阶段已检测到DCLK后的启动位下降沿。三DCLK周期允许的采样/保持收购时间和输入信号将被完全获取到12位这个时候即使是最大的DCLK指定范围内的水平频率。见模拟输入部分更多的细节。导通电阻这是第一个码转换的偏差( 00 。 000)以从理想的,即( 00 , 001 ) , AGND + 1 LSB 。这是漏极之间的欧姆电阻的量度源开关驱动器。第0版–5–a特点吞吐量: 1 MSPSINL : 1 LSB(最大值) (满量程的0.0015 % )16位分辨率,无失码S / (N + D ) 94 dB典型值@ 45 kHz的总谐波失真: -110 dB典型值@ 45 kHz的差分输入范围: 2.5 VAC和DC规格无流水线延迟并行( 8/16位)和串行5 V / 3 V接口采用5 V单电源供电115 mW的典型功耗为15 W @ 100 SPS掉电模式:7瓦最大包装: 48引脚四方扁平封装( LQFP )引脚到引脚的AD7664 / AD7675的兼容升级/AD7676应用CT扫描仪数据采集仪器仪表频谱分析医疗器械电池供电系统过程控制16位, 1 LSB INL , 1 MSPS差分ADCAD7677*功能框图AVDD AGND REF REFGNDDVDDDGNDOVDDAD7677IN +IN-串行PORT交换的CAP DAC16OGNDSER / PAR忙DATA [ 15:0]时钟PDRESET并行接口CSRDOB/2CBYTESWAP控制逻辑和校准电路经冲动CNVST概述产品亮点该AD7677是一款16位, 1 MSPS ,电荷再分配SAR ,全差分,模拟 - 数字转换器,它工作在采用5 V单电源供电。该器件内置一个高速16位采样ADC,一个内部转换时钟,纠错电路,以及串行和并行系统接口。在AD7677出厂硬件校准和comprehen-sively测试,以确保这样的交流参数作为信号 - 噪声比(SNR)和总谐波失真(THD) ,除为了获得更传统的直流参数,偏移和线性度。它具有很高的采样速率模式(经编),对于异步转换速率应用中,快速模式(普通)并且,对于低功率应用中,降低功率模式(脉冲模式)在电源被缩放的吞吐量。它是由规定的48引脚LQFP封装,操作可用-40 ° C至+ 85°C 。1.优异的INL在AD7677具有1的最大积分非线性LSB用无遗漏的16位代码。2.卓越的AC性能在AD7677具有92 dB时, 94分贝典型的一个最小的动态。3.快速吞吐量该AD7677是1 MSPS ,电荷再分配, 16位SARADC内部纠错电路。4.单电源供电在AD7677从5 V单电源供电,典型工作功耗仅为115毫瓦。它的功耗减小同的通过量。它消耗7uW最多的时候掉电。5.串行或并行接口多功能并行( 8位或16位)或2线串行接口安排与两个3 V或5 V逻辑兼容。*专利PENDING第0版信息ADI公司提供的被认为是准确和可靠的。但是,没有责任承担由Analog Devices其使用,也不对第三方专利或其他权利的任何侵犯该可能是由于它的使用。没有获发牌照以暗示或以其他方式在ADI公司的任何专利或专利权。一个技术的方式, P.O. 9106箱,诺伍德,MA
, U.S.A.联系电话: 781 / 329-4700传真: 781 / 326-8703(C) ADI公司, 2001AD7677–SPECIFICATIONS( -40°C至+ 85°C , AVDD = DVDD = 5 V , OVDD = 2.7 V至5.25 V ,除非另有说明。 )参数条件民典型值最大单位决议模拟量输入电压范围工作输入电压模拟输入CMRR输入电流输入阻抗吞吐速度完整的周期吞吐率转换之间的时间完整的周期吞吐率完整的周期吞吐率DC精度积分非线性误差微分线性误差无失码过渡噪声+满量程误差3- 全刻度误差3零误差3+满量程误差3- 全刻度误差3零误差3电源灵敏度AC精度信号 - 噪声无杂散动态范围总谐波失真信号与(噪声+失真)-3 dB的输入带宽采样动态孔径延迟孔径抖动瞬态响应参考外部参考电压范围外部参考电流消耗数字输入逻辑电平VILVIHIILIIH数字输出数据格式流水线延迟VOLVOHISINK= 1.6毫安I来源= –100uAVIN +– VIN-VIN + ,VIN-到AGNDfIN= 10千赫1 MSPS吞吐量16–VREF–0.18511见模拟输入部分1111.258001.5666+1+10.35在经模式在经模式在经模式在脉冲或正常模式在脉冲或正常模式在脉冲或正常模式AVDD = 5 V±5%fIN= 20千赫fIN= 45千赫fIN= 20千赫fIN= 45千赫fIN= 20千赫fIN= 45千赫fIN= 20千赫fIN= 45千赫fIN= 45 kHz时, -60 dB输入–25–20–15–40–20–23+25+20+15+40+20+23+VREF+3位VVdBuAusMSPSmsuskSPS时uskSPS时最低位1, 2最低位2位最低位最低位最低位最低位最低位最低位最低位最低位dB2, 4dBdB2dBdB2dBdB2dB兆赫nsps的均方根nsVuA在经模式在经模式在经模式在正常模式下在正常模式下在脉冲模式在脉冲模式0.00100–1–116±1.49494110110–110–11094943415.82592104.5–103.592满量程步骤2.31 MSPS吞吐量2.537250AVDD - 1.85–0.32.0–1–1+0.8DVDD + 0.3+1+1VVuAuA并行或串行16位转换结果可用之后立即完成转换后,0.4OVDD - 0.6VV–2–第0版AD7677参数条件民典型值最大单位电源指定的性能AVDDDVDDOVDD工作电流2AVDDDVDD5OVDD5功耗574.754.752.71 MSPS吞吐量555.255.255.25VVVmAmAuAmWuWmWuW°C666 kSPS的吞吐6100 SPS吞吐量61 MSPS吞吐量216.76.4698715115981307+85在掉电模式温度范围8指定的性能T民给T最大–40笔记1LSB表示最低有效位。与±2.5 V输入范围,一个LSB为76.3uV.2在经模式。3测试了VREF= 2.5 V.见的规格部分定义。这些规范不包括从外部引用错误的贡献。4以dB为单位,所有规格均参考满量程输入FS 。除非另有说明,测试用的输入信号,在0.5分贝以下满刻度。5经过测试,在并行读取模式。6在脉冲模式。7分别被迫OVDD或OGND所有数字输入。8联系工厂扩展级温度范围。特定网络阳离子如有更改,恕不另行通知。第0版–3–AD7677时序特定网络阳离子( -40°C至+ 85°C , AVDD = DVDD = 5 V , OVDD = 2.7 V至5.25 V ,除非另有说明。 )符号参阅图11和12脉宽转换转换之间的时间(经模式/普通模式/脉冲模式)CNVST低到繁忙的延迟繁忙的所有模式中除经过转换模式主串行读(经模式/普通模式/脉冲模式)孔径延迟转换结束繁忙的低延迟转换时间(经模式/普通模式/脉冲模式)采集时间复位脉冲宽度参见图13 ,图14及图15(并行接口模式)CNVST低到数据有效延迟(经模式/普通模式/脉冲模式)数据有效繁忙低延迟总线访问请求到数据有效总线释放时间参见图17和图18 (主串行接口模式)2CS低到SYNC有效延迟CS低到内部SCLK有效延迟CS低到SDOUT延迟CNVST低到SYNC延迟时间(转换期间读取)(经模式/普通模式/脉冲模式)SYNC断言到SCLK第一边沿延迟3内部SCLK周期3内部SCLK高3内部SCLK LOW3SDOUT有效建立时间3SDOUT有效保持时间3SCLK最后一个边沿来同步延迟3CSHIGH到SYNC HI -ZCS高到内部SCLK HI -ZCS高到SDOUT HI -Z在主串繁忙的转换后阅读3CNVST低到同步断言延迟(经模式/普通模式/脉冲模式)SYNC拉高繁忙低延迟参见图19和20 (从串行接口模式)外部SCLK建立时间外部SCLK有效沿到SDOUT延迟SDIN建立时间SDIN保持时间外部SCLK周期外部SCLK高外部SCLK LOWt1t2t3t4t5t6t7t8t9t10t11t12t13t14t15t16t17t18t19t20t21t22t23t24t25t26t27t28t29t30t31t32t33t34t35t36t375355251010325127423455401510101025/275/5252100.75/1/1.25250100.75/1/1.25民51/1.25/1.5典型值最大单位nsusnsusnsnsusnsnsusnsnsnsnsnsnsnsnsnsnsnsnsnsnsnsnsusnsnsnsnsnsnsnsns注1300.75/1/1.2540101010见表一0.75/1/1.252518笔记1只有经模式,转换之间的最大间隔时间为1毫秒,否则,就没有所需的最大时间。2在串行接口模式时,SYNC ,SCLK和SDOUT的时序与最大载荷C定义L10 pF的;否则,负载为60 pF的最大值。3在串行主在转换模式下读取。见表一对转换后串行主机读取模式。特定网络阳离子如有更改,恕不另行通知。–4–第0版AD7677表一的串行时钟时序主机读取转换后DIVSCLK[1]DIVSCLK[0]SYNC到SCLK第一边沿延迟最少内部SCLK周期最短内部SCLK周期最大内部SCLK较高的最低内部SCLK较低的最低SDOUT有效建立时间最短SDOUT有效保持时间最短SCLK最后一个边沿到SYNC延迟最小化繁忙的宽度最大(经编)繁忙的最大宽度(正常)繁忙的最大宽度(脉冲)绝对最大额定值100t18t19t19t20t21t22t23t24t24t24t24325401274231.51.7520117507022211846022.252.510171001405049183014033.253.511172002801009918893005.255.555.75单位nsnsnsnsnsnsnsnsususus模拟输入IN +2,在 -2,楼盘, REFGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 AVDD + 0.3 V至AGND - 0.3 V接地电压差AGND , DGND , OGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。±0.3 V电源电压AVDD , DVDD , OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7 V为AVDD DVDD , AVDD为OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。±7 VDVDD至OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。±7 V数字输入。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V至DVDD + 0.3 V内部功耗3。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 700毫瓦结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150℃存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65∞C至+ 150∞C铅温度范围(焊接10秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 300℃笔记1注意,超出上述绝对最大额定值可能会导致perma-新界东北损坏设备。这是一个压力只有额定值。的功能操作器件在这些或以上的任何其他条件,在操作说明本规范的部分,是不是暗示。暴露在绝对最大额定值长时间条件下可能影响器件的可靠性。2见模拟输入部分。3规范是设备在自由空气中: 48引脚LQFP :JA= 91 ° C / W ,JC= 30 ° C / W 。1.6mAIOL输出针CL60pF11.4V500 AIOH记1在串行接口模式下, SYNC ,SCLK和SDOUT正时,最大负载情况确定CL; 10pF的作者否则,负载为60pF最大。图1.负载电路的数字接口时序,SDOUT , SYNC , SCLK输出,CL= 10 pF的2V0.8Vt延迟2V0.8Vt延迟2V0.8V图2.电压参考电平的时序订购指南模型AD7677ASTAD7677ASTRLEVAL-AD7677CB1EVAL -CONTROL BRD22温度范围-40 ° C至+ 85°C-40 ° C至+ 85°C包装说明四方扁平封装( LQFP )四方扁平封装( LQFP )评估板控制器板封装选项ST-48ST-48笔记1这种板可以被用作一个独立的评估板,或与EVAL -CONTROL BRD2配合用于评估/演示目的。2此板允许PC控制,并与CB标志后缀的ADI评估板进行通信。小心ESD (静电放电)敏感器件。静电荷高达4000 V容易积聚在人体和测试设备,可排出而不被发现。虽然在AD7677具有专用ESD保护电路,永久性的损害可能发生器件经受高能量静电放电。因此,适当的ESD防范措施建议避免性能下降或功能丧失。警告!ESD敏感器件第0版–5–a特点吞吐量: 500 kSPS时INL : 1 LSB(最大值) (满量程的0.0015 % )16位分辨率,无失码S / (N + D ) 94 dB典型值@ 45 kHz的总谐波失真: -110 dB典型值@ 45 kHz的差分输入范围: 2.5 VAC和DC规格无流水线延迟并行( 8/16位)和串行5 V / 3 V接口SPI (TM) / QSPI (TM) / MICROWIRE (TM) / DSP兼容采用5 V单电源供电67 mW的典型功耗为15 W @ 100 SPS掉电模式:7瓦最大包装: 48引脚四方扁平封装( LQFP )引脚对引脚兼容的AD7675应用CT扫描仪数据采集仪器仪表频谱分析医疗器械电池供电系统过程控制概述16位, 1 LSB INL ,500 kSPS时,差分ADCAD7676*功能框图AVDD AGND REF REFGNDDVDDDGNDOVDDAD7676IN +IN-串行PORT交换的CAP DAC16OGNDSER / PAR忙DATA [ 15:0]时钟PDRESET并行接口CSRDOB/2CBYTESWAP控制逻辑和校准电路CNVST产品亮点该AD7676是一款16位, 500 kSPS时,电荷再分配SAR ,全差分模拟 - 数字转换器,它工作在采用5 V单电源供电。该器件内置一个高速16位采样ADC,一个内部转换时钟,纠错电路,以及串行和并行系统接口。该AD7676是出厂硬件校准和全面是测试,以确保这样的交流参数作为信号 - 噪声比(SNR)和总谐波失真(THD) ,除了多增益,偏置和线性度的传统直流参数。它采用ADI公司的高性能制造, 0.6微米CMOS工艺,并采用48引脚LQFP封装用规定工作在-40° C至+ 85°C的操作。1.优异的INL在AD7676具有1.0的最大积分非线性LSB无失16位代码。2.卓越的AC性能在AD7676具有92 dB时, 94分贝典型的一个最小的动态。3.快速吞吐量该AD7676是一个500 kSPS时,电荷再分配, 16位SAR ADC具有内部误差校正电路。4.单电源供电在AD7676从5 V单电源供电,典型工作功耗仅为67毫瓦。它消耗7uW最多的时候掉电。5.串行或并行接口多功能并行( 8位或16位)或2线串行接口布置有3 V或5 V逻辑兼容。*专利PENDINGSPI和QSPI是摩托罗拉公司的商标。MICROWIRE是美国国家半导体公司的商标。第0版信息ADI公司提供的被认为是准确和可靠的。但是,没有责任承担由Analog Devices其使用,也不对第三方专利或其他权利的任何侵犯该可能是由于它的使用。没有获发牌照以暗示或以其他方式在ADI公司的任何专利或专利权。一个技术的方式, P.O. 9106箱,诺伍德,MA
, U.S.A.联系电话: 781 / 329-4700传真: 781 / 326-8703(C) ADI公司, 2001AD7676–SPECIFICATIONS( -40°C至+ 85°C , AVDD = DVDD = 5 V , OVDD = 2.7 V至5.25 V ,除非另有说明。 )参数决议模拟量输入电压范围工作输入电压模拟输入CMRR输入电流输入阻抗吞吐速度完整的周期吞吐率DC精度积分非线性误差无失码过渡噪声+满量程误差2- 满刻度误差2零误差2电源灵敏度AC精度信号 - 噪声无杂散动态范围总谐波失真信号与(噪声+失真)-3 dB的输入带宽采样动态孔径延迟孔径抖动瞬态响应参考外部参考电压范围外部参考电流消耗数字输入逻辑电平VILVIHIILIIH数字输出数据格式流水线延迟VOLVOH电源指定的性能AVDDDVDDOVDD工作电流AVDDDVDD4OVDD4功耗4在掉电模式5温度范围6指定的性能VIN +– VIN-VIN + ,VIN-到AGNDfIN= 10千赫500 kSPS的吞吐条件民16–VREF–0.1795见模拟输入部分1500+10.35–22–22–8+22+22+8uskSPS时最低位1位最低位最低位最低位最低位最低位dB3dB3dB3dB3dB3dB3dB3dB3dB3兆赫nsps的均方根usVuA+VREF+3典型值最大单位位VVdBuA0–116AVDD = 5 V±5%fIN= 20千赫fIN= 45千赫fIN= 20千赫fIN= 45千赫fIN= 20千赫fIN= 45千赫fIN= 20千赫fIN= 45千赫fIN= 45 kHz时, -60 dB输入±0.79494110110–110–1109494343.92592104.5–103.592满量程步骤2.3500 kSPS的吞吐2.5170750AVDD - 1.85–0.3+2.0–1–1+0.8OVDD + 0.3+1+1VVuAuAISINK= 1.6毫安I来源= –100uA可用的并行或串行16位转换结果立即完成后转换0.4OVDD - 0.6VV4.754.752.7500 kSPS的吞吐559.53.93767155.255.255.25VVVmAmAuAmWuWuW°C500 kSPS的吞吐100 SPS吞吐量747T民给T最大–40+85笔记1LSB表示最低有效位。与±2.5 V输入范围,一个LSB为76.3uV.2见规格部分定义。这些规范不包括从外部引用错误的贡献。3以dB为单位,所有规格均参考满量程输入FS 。除非另有说明,测试用的输入信号,在0.5分贝以下的满量程。4经过测试,在并行读取模式。5与被迫OVDD或OGND分别所有数字输入。6联系工厂扩展级温度范围。特定网络阳离子如有更改,恕不另行通知。–2–第0版AD7676时序特定网络阳离子( -40°C至+ 85°C , AVDD = DVDD = 5 V , OVDD = 2.7 V至5.25 V ,除非另有说明。 )符号参阅图11和12脉宽转换转换之间的时间CNVST低到繁忙的延迟除了主机串行读取繁忙的所有模式转换模式孔径延迟转换结束繁忙的低延迟转换时间采集时间复位脉冲宽度参见图13 ,图14及图15(并行接口模式)CNVST低到数据有效延迟数据有效繁忙低延迟总线访问请求到数据有效总线释放时间参见图16和17(主串行接口模式)1CS低到SYNC有效延迟CS低到内部SCLK有效延迟CS低到SDOUT延迟CNVST低到SYNC延迟SYNC断言到SCLK第一边沿延迟2内部SCLK周期2内部SCLK高2内部SCLK LOW2SDOUT有效建立时间2SDOUT有效保持时间2SCLK最后一个边沿来同步延迟2CSHIGH到SYNC HI -ZCS高到内部SCLK HI -ZCS高到SDOUT HI -Z在主串繁忙的转换后阅读2CNVST低到同步断言延迟SYNC拉高繁忙低延迟参见图18和19 (从串行接口模式)外部SCLK建立时间外部SCLK有效沿到SDOUT延迟SDIN建立时间SDIN保持时间外部SCLK周期外部SCLK高外部SCLK LOWt1t2t3t4t5t6t7t8t9t10t11t12t13t14t15t16t17t18t19t20t21t22t23t24t25t26t27t28t29t30t31t32t33t34t35t36t37民52301.252101.25750101.25455401510101052532512742340典型值最大单位nsusnsusnsnsusnsnsnsnsnsnsnsnsnsnsnsnsnsnsnsnsnsnsnsnsusnsnsnsnsnsnsnsns101010见表一1.2525535525101018笔记1在串行接口模式时,SYNC ,SCLK和SDOUT的时序与最大载荷C定义L10 pF的;否则,负载为60 pF的最大值。2在串行主在转换模式下读取。见表一对转换后串行主机读取模式。特定网络阳离子如有更改,恕不另行通知。第0版–3–AD7676表一的串行时钟时序主机读取转换后DIVSCLK[1]DIVSCLK[0]SYNC到SCLK第一边沿延迟最少内部SCLK周期最短内部SCLK周期的典型内部SCLK较高的最低内部SCLK较低的最低SDOUT有效建立时间最短SDOUT有效保持时间最短SCLK最后一个边沿到SYNC延迟最小化BUSY高电平宽度最大t18t19t19t20t21t22t23t24t2800325401274232011750702221184602.51017100140504918301403.511172002801009918893005.75单位nsnsnsnsnsnsnsnsus绝对最大额定值1模拟输入IN +2,在 -2,楼盘, REFGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 AVDD + 0.3 V至AGND - 0.3 V接地电压差AGND , DGND , OGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。±0.3 V电源电压AVDD , DVDD , OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7 V为AVDD DVDD , AVDD为OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。±7 VDVDD至OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。±7 V数字输入。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V至DVDD + 0.3 V内部功耗3。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 700毫瓦结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150℃存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65∞C至+ 150∞C铅温度范围(焊接10秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 300℃笔记1注意,超出上述绝对最大额定值可能会导致perma-新界东北损坏设备。这是一个压力只有额定值。的功能操作器件在这些或以上的任何其他条件,在操作说明本规范的部分,是不是暗示。暴露在绝对最大额定值长时间条件下可能影响器件的可靠性。2见模拟输入部分。3规范是设备在自由空气中: 48引脚LQFP :JA= 91 ° C / W ,JC= 30 ° C / W 。1.6mAIOL输出针CL60pF11.4V500 AIOH记1在串行接口模式下, SYNC ,SCLK和SDOUT正时,最大负载情况确定CL; 10pF的作者否则,负载为60pF最大。图1.负载电路的数字接口时序2V0.8Vt延迟2V0.8Vt延迟2V0.8V图2.电压参考电平的时序订购指南模型AD7676ASTAD7676ASTRLEVAL-AD7676CB1EVAL -CONTROL BRD22温度范围-40 ° C至+ 85°C-40 ° C至+ 85°C包装说明四方扁平封装( LQFP )四方扁平封装( LQFP )评估板控制器板包选项ST-48ST-48笔记1这种板可以被用作一个独立的评估板,或与EVAL -CONTROL BRD2配合用于评估/演示目的。2此板允许PC控制,并与CB标志后缀的ADI评估板进行通信。小心ESD (静电放电)敏感器件。静电荷高达4000 V容易积聚在人体和测试设备,可排出而不被发现。虽然在AD7676具有专用ESD保护电路,永久性的损害可能发生器件经受高能量静电放电。因此,适当的ESD防范措施建议避免性能下降或功能丧失。警告!ESD敏感器件–4–第0版AD7676引脚功能描述PIN号123, 6, 7,40–42,44–484助记符AGNDAVDDNCTYPEPP描述模拟电源接地引脚输入模拟电源引脚。名义上5 V.无连接BYTESWAPDI5OB/2CDI89, 1011, 12SER / PARDATA [ 0:1]DATA [ 2 :3]或DIVSCLK [0:1 ]DIDODI / O13DATA[4]或EXT / INTDI / O14DATA[5]INVSYNC或DATA[6]或INVSCLKDATA[7]或RDC / SDINDI / O15DI / O16DI / O17181920OGNDOVDDDVDDDGNDPPPP并行模式选择( 8/16位) 。当低电平时, LSB通过D输出[ 7 : 0 ]和MSB通过D输出[15 : 8 ] 。高电平时, LSB通过D输出[15 : 8]和MSB输出通过D [ 7:0] 。标准二进制/二进制补码。当OB / 2C为高电平时,数字输出是直接二进制;低电平时, MSB被倒置导致了2的补码输出其内部移位寄存器中。串行/并行选择输入。当低,并行端口被选中;高电平时,串行接口模式被选择,并且数据总线的某些位被用作一个串行端口。位0和位的并行端口数据输出总线1 。当SER / PAR为高,这些输出是在高阻抗状态。当SER / PAR为低,这些输出作为位2和位并行端口数据3输出总线。当SER / PAR为高电平, EXT / INT为低电平, RDC / SDIN低,这是串行主机读取后转换模式。这些输入,串行端口的一部分,用来减缓下来,如果需要的话,内部串行时钟,钟表的数据输出。在其它串行模式,这些输入未被使用。当SER / PAR为低,此输出用作并行端口数据输出总线的位4 。当SER / PAR为高电平时,此输入,串行端口的一部分,作为一个数字选择输入可供选择的内部或外部的数据时钟。与EXT / INT连接到低电平,内部时钟选择在SCLK输出。与EXT / INT设定为逻辑高电平时,输出数据是同步连接到SCLK输入的外部时钟信号。当SER / PAR为低,此输出用作并行端口数据输出总线的位5 。当SER / PAR为高电平时,此输入,串行端口的一部分,用于选择激活状态该同步信号。低电平时, SYNC为高电平有效。高电平时, SYNC为低电平有效。当SER / PAR为低,此输出用作并行端口数据输出总线的位6 。当SER / PAR为高,此输入,串行口的一部分,是用来反转SCLK信号。这是活跃在主机和从机模式。当SER / PAR为低,此输出用作并行端口数据输出总线的位7 。当SER / PAR为高,该输入,串行端口的一部分,用作任何外部数据输入或取决于EXT / INT状态的读取模式选择输入。当EXT / INT为高, RDC / SDIN可以作为一个数据输入到菊花链中从两个或多个ADC的转换结果到一个单一SDOUT线。该数字数据上SDIN水平上输出数据用的16个SCLK周期的延迟的开始后读序列。当EXT / INT为低时, RDC / SDIN用于选择读模式。当RDC / SDIN为高电平时,该数据是在转换过程中就SDOUT输出。当RDC / SDIN为低,在SDOUT数据isoutput只有当转换完成。输入/输出接口数字电源地输入/输出接口数字电源。名义上,在相同的电源比的供应主机接口(5V或3V) 。数字电源。名义上在5 V.数字电源地第0版–5–a特点吞吐量: 100 kSPS时INL : 1.5 LSB(最大值) (满量程的0.0015 % )16位分辨率,无失码S / (N + D ) 94 dB典型值@ 45 kHz的总谐波失真: -110 dB典型值@ 45 kHz的差分输入范围: 2.5 VAC和DC规格无流水线延迟并行( 8/16位)和串行5 V / 3 V接口SPI (TM) / QSPI (TM) / MIC

我要回帖

更多关于 双极性脉冲电源 的文章

 

随机推荐