mulsitim 中jzc22f:用T触发器设计一个八分频电路.要求调试出正确的触发器输出波形?!

在电子工程世界为您找到如下关于“分频电路”的新闻
分频电路对扬声器系统能否高质量地还原电声信号起着极其重要的作用。尤其在中、高频部分,分频电路所起到的作用就更为明显。图中用JK-FF实现3分频很方便,不需要附加任何逻辑电路就能实现同步计数分频。D-FF的3分频,还可以用AND门对Q2,Q1译码来实现返回复零。利用触发器的三分频电路如图:...
如图为三分频电路图,是一个比较经典的三分频电路。电路元件较为简单。...
下图是&用于N=二-四分频比的电路,常用双D-FF或双JK-FF器件来构成,分频比n&4的电路,则常采用计数器(如可预置计数器)来实现更为方便,一般无需再用单个FF来组合。&&下图的分频电路输出占空比均为50%,可用D-FF,也可用JK-FF来组成,用JK-FF构成分频电路容易实现并行式同步工作,因而适合于较高频的应用场合。而FF中的引脚R...
五分频电路
当计数脉冲由INB输入,QB、QC、QD作为输出,构成五进制计数器(也称五分频电路),电路如图2-3所示。用四踪示波器观察输出波形并加以记录。...
时序脉冲产生和分频电路
时钟电路是数字系统不可缺少的一个重要组成部分,因为数字电路只有在时钟电路的驱动下才可正常工作。根据应用场合的不同,不同数字电路选择使用不同类型的时钟发生器。因交通灯控制系统的秒信号精度不高,故可选用555定时器,也可选用RC环行振荡器,考虑到红灯亮的时间与倒计数的时间一致,本系统选用CD4060计数器来得到一个时钟脉冲。本设计通过CD4060计数器...
简单的分频电路...
分频电路对扬声器系统能否高质量地还原电声信号起着极其重要的作用。尤其在中、高频部分,分频电路所起到的作用就更为明显。图中用JK-FF实现3分频很方便,不需要附加任何逻辑电路就能实现同步计数分频。D-FF的3分频,还可以用AND门对Q2,Q1译码来实现返回复零。利用触发器的三分频电路如图:...
有源二分频电路图:分频点在250MHZ,上图仅为一个声道,另一声道类同。运放IC可选择1个四通道运放TL084,或者选择两个NE5532,JRC4580。...
(PhaseLockedLoop)和VCO(压控振荡器)。VCO的调谐范围是 2.02GHz~2.335 GHz.AD9522串行接口支持SPI与I2C的数据总线,芯片内部的EEPROM可通过串口进行编程,可以用来存储用户配置的寄存器数据从而使输入时钟分频。AD9522具有12路的LVDS电平输出,可以分成4组,每组输出都有分频器,分频比1-32之间可以在其范围内随意设置。如图1所示...
得到占空比为50% 的五分频信号CLK/ 5, 其计数过程如表1 所示, 从表1 的计数过程可知, 分频后的时钟CLK/ 5 的周期是输入时钟CLK 的5 倍, 由此实现了五分频并且其占空比为50% .
图1& 5 分频电路逻辑结构
表1& 5 分频器计数过程
2 分频器基本电路的设计
  触发器是整个分频器中最基本的结构, 只有设计...
分频电路资料下载
及电路故障分析  BTL功率放大器及电路故障分析 2213.6 扬声器电路及电路故障分析  二分频电路  变形的二分频电路  三分频电路 2283.7 RC电路、LC电路、RL电路及电路故障分析  RC电路  RC移相电路分析  积分电路和微分电路  LC谐振电路...
巧用CD4013组成二分频电路在电子技术中,N/2(N为奇数)分频电路有着重要的应用.对一个特定输入频率,要经N/2分频后才能得到所需要的输出,这就要求电路具有N/2的非整数倍的分频功能。CD4013是双D触发器,在以CIM013为主组成的若干个二分频电路的基础上,加上异或门等反馈控{6I,即可很方便地组成N/2分频电路。...
奇数分频电路设计
文档里包含3分频以及5分频电路的具体设计流程和逻辑电路图。
并有n分频电路的通用结构的分析...
了解减法分频电路的设计。(2)内容:分析例2.8程序的原理,给出其仿真结果,说明语句的功能。可以改变程序中的分频比。引脚锁定可参考图2.9。(3)说明:将CLK2的跳线冒连在2Hz上 。LED1指示输入频率,LED2分频后的结果。可以看到LED1每闪烁6下,LED2闪烁一下,因为是6分频电路。...
基于FPGA 的等占空比任意整数分频器的设计给出了一种基于FPGA 的等占空比任意整数分频电路的设计方法。首先简要介绍了FPGA 器件的特点和应用范围, 接着讨论了一些常见整数分频的方法, 而本文运用一种新的可控分频器设计方法——脉冲周期剔除法, 主要是对半周期进行计数, 配合时钟反相电路, 可以实现占空比50% 的任意整数分频, 分频系数由控制端给定。本设计在M ax+ P lus&Ecirc...
一个好用的整数分频电路 保证你喜欢 能够实现对任意整数的分频电路设计...
双D触发器CD4013的扩展应用
在电子技术中,N/2(N为奇数)分频电路有着重要的应用.对一个特定的输入频率,要经N/2分频后才能得到所需要的输出,这就要求电路具有N/2的非整数倍的分频功能。CD4013是双D触发器,在以CIM013为主组成的若干个二分频电路的基础上,加上异或门等反馈控制,即可很方便地组成N/2分频电路。...
基于FPGA的等占空比任意整数分频器的设计仪器与仪表汪 虹等: 基于 FPGA 的等占空比任意整数分频器的设计基于 FPGA 的等占空比任意整数分频器的设计汪 虹, 李 宏( 宁波大学 信息科学与工程学院 浙江 宁波 315211)摘 要: 给出了一种基于 FPGA 的等占空比任意整数分频电路的设计方法。首先简要介绍了 FPGA 器件的特点和应用 范围...
一个好用的整数分频电路 保证你喜欢 能够实现对任意整数的分频电路设计...
用Verilog语言实现奇数倍分频电路3分频5分频7分频...
分频电路相关帖子
变,接收端以相应的速度和顺序调整频率并接受解调。
2、电子式载波电能表工作原理
电子式载波电能表的原理框图。电能计量部分采用大规模专用集成电路,用户所消耗的电能通过对分压器和分流器上的信号取样,送到乘法器电路,乘积结果送到V/F转换器,再经过分频电路对输出脉冲进行处理。输出的脉冲送入专用载波芯片,经过程序处理驱动计度器记录分时电量和总电量,并将电量等数据根据需要馈入电力线进行载波通信,实现集中...
想用CD4013搭建二分频,Pspice中没有CD4013就用了CD4013B,但是最后不能二分频,想请各路大神看看问题在哪
CD4013二分频电路 CD4013的二分频是把D端,输出/Q连接起来,Q端对CP脉冲实现2分频,连接是对的
没有出二分频或许找其他原因,
或者仿真CD4013模型
或者CK输入信号
[quote][size=2][url=forum.php?mod...
电路中,以从各类信号中得到尖顶触发信号。11.自举用于自举电路中的电容叫做自举电容,多用于OTL功率放大器的输出级电路中,以通过正反馈的方式少量提升信号的正半周幅度。12.分频用于分频电路中的电容叫做分频电容,多用于音响的扬声器分频电路中,以使得各频段扬声器工作在各自相应频段。
【转帖】电容在电路中可以起到哪些作用 要是有例图就更好了...
±0.3%-±0.5%。分频电路、S校正电路、振荡回路及延时回路中电容量应和计算要求的尽量一致,尽量选用耐高湿电解电容器。三:可变电容器的代换原则在对微调电容器进行代换时,尽可能选用同型号的电容器替换,若无法找到同型号电容器代换时,应注意选用电容器的标称容量值与所需电容器容量容差越小越好,并且微调电容器的电压值应符合代换电容器的要求。目前,瓷片电容器广泛应用于各类电子产品中,与我们生活息息相关。瓷片...
聚酯膜扁轴向电容器(金属化涤沦电容),以金属化聚酯膜作介质和电极,用阻燃胶带外包和环氧树脂蜜封,具有电性能优良;可靠性好;耐高温;体积小;容量大及良好的自愈性能。本产品适用于仪器;仪表及家用电器的交直流电路,广泛用于音响系统分频电路中。4:CL20/CBB20 轴向金属化膜电容器 非感应式结构,具有电性能优良;可靠性好;耐高温;体积小;容量大,高频损耗小;过电流能力强,适用于大电流;绝缘电阻高...
如果不需要改变输出频率,也可以用74HC4046加HCMOS分频电路例如74HC4020等直接构成。
[quote][size=2][url=forum.php?mod=redirect&goto=findpost&pid=2141181&ptid=522712][color=#999999]maychang 发表于
19:05[/color][/url...
容叫做微分电容,多用于触发器电路中,以从各类信号中得到尖顶触发信号。11. 自举用于自举电路中的电容叫做自举电容,多用于OTL功率放大器的输出级电路中,以通过正反馈的方式少量提升信号的正半周幅度。12. 分频用于分频电路中的电容叫做分频电容,多用于音响的扬声器分频电路中,以使得各频段扬声器工作在各自相应频段。
电路中电容的十二大功能,你知道吗? 看不到电路图?...
小弟在做一个项目,项目要求输出512路方波,其中方波的频率在1Mhz -- 1Hz间分十档可调,每两路的频率相同,但是要求其相位要可调,分10档可调。采用什么样的方案比较好。
我想的是采用分频电路产生10档的方波,然后再做一个延时电路,延时电路延时完成后,给分频器一个使能信号,使其分频。这种解决方案是否可行,还有如何解决IO不够的问题。
FPGA输出方波 求助 分频电路:做好时钟后,计数器...
cd4060的分频电路图
本帖最后由 philipchiu 于
23:51 编辑
現在的年輕人真是沒飯伸手飯來張口,拜託,自己先動動手搜一下看看datasheet,有不明白再來問,你要的是求真而不是求飯;
CD4060是MOS工艺十四级二进制计数器,芯片内部自带振荡电路,具有禁止端,但并非每一级都有输出端。
[attach]240878[/attach...
1MHz信号。当上电时,发现两路信号相位差在一直变大,可是断电(分频电路不工作)再重新上电,断电后相位差同样增大是怎么回事啊,不应该和第一次上电时一样从小开始增大吗?真的想不通,求指点。。
[quote][size=2][url=forum.php?mod=redirect&goto=findpost&pid=1995594&ptid=485542][color=#999999]东方龙未名 发表于...
分频电路视频
你可能感兴趣的标签
热门资源推荐用两个d触发器组成四分频器,设计逻辑电路图,并画出其时序图!_百度知道
用两个d触发器组成四分频器,设计逻辑电路图,并画出其时序图!
用两个d触发器组成四分频器,设计逻辑电路图,并画出其时序图!
我有更好的答案
将四个触发器连接成环形计数器的形式,把前一个触发器的输出连接到第二个触发器的d端依次连接四个,第四个的输出返回连接第一触发器。每个触发器的s端并连连接到一起做信号输入。每个触发器的r端并联到一起做清0.就好了。
采纳率:85%
为您推荐:
其他类似问题
换一换
回答问题,赢新手礼包
个人、企业类
违法有害信息,请在下方选择后提交
色情、暴力
我们会通过消息、邮箱等方式尽快将举报结果通知您。★数字电子技术实验报告-数字电子技术实验
您现在的位置:&&>>&数字电子技术实验&>>&《数字电子技术实验报告》
数字电子技术实验报告
  数字电子技术册     数字电子技术实验册 http://www.xielw.cn/yingyuyanjianggao/
    电工电子实验教学中心     数字电子技术课程组     1
北京信息科技大学     数字电子技术实验报告册  目
录     实验一 集成逻辑门电路参数的测试 ..................................http://www.xielw.cn/jiaoshiyanjianggao/
......................................... 3  实验二
门电路功能测试 ............................................................................................. 8  实验三
组合逻辑电路的设计 ................................................................................... 12  实验四
触发器应用设计实验 ................................................................................. 16  实验五
计数、译码、显示电路的设计? ............................................................... 19  实验六
555定时器设计电路 .................................................................................... 24  实验七 基于FPGA的分频器设计 ........................................................................... 27  实验八 基于FPGA的跑马灯实验电路设计 ............................................................. 32  附录 常用数字集成电路管脚图 ................................................................................. 39     2     数字电子技术实验报告册     实验http://www.xielw.cn/shehuishijianbaogao/
一 集成逻辑门电路参数的测试  一、 实验目的  (1) 掌握数字实验设备的使用方法。  (2) 熟悉数字集成电路手册的使用方法。  (3) 了解TTL器件和CMOS器件的使用特点。  二、 实验器材与仪器  (1) 双踪示波器:可以同时测量和观察两路信号的波形,测量电路信号波形的幅值、周期等参  数。  (2) 数字万用表:用于测量交流和直流电压、电流、电阻等。某些万用表还可以测量三极管、  二极管、电容和频率等。  (3) 数字实验箱。  三、 预习与思考题  (1) 为什么与非门输出端不能直接接+5V?当我们希望输出高电平为+5V时应怎么办?与非门  输出端可以接地吗?  (2) 测量扇出系数NOL的原理是什么?为什么只计算输出低电平时的负载电流值,而不考虑输出  高电平的负载电流值?  (3) 与非门不用的输入端应如何处理?为什么?  (4) 说明TTL集成电路与COMS集成电路在功耗方面的差异。  四、 实验原理说明  在数字电路设计中,我们经常用到一些门电路,对门电路参数的了解,有助于电路设计更加正  确可靠。我们以74LS00 为例,学习门电路的主要参数和测试方法。  (1) 与非门的逻辑功能。  与非门的逻辑功能为:当输入端中有一个或一个以上是低电平时,输出端为高电平;只有  当输入端全部为高电平时,输出端才是低电平。图形符号如图1-1所示, 逻辑表达式为  :     BY     图1-1 与非门的逻辑符号  (2) TTL与非门基本参数  1) 低电平输入电流IIL  低电平输入电流IIL是指被测输入端接低电平,其余输入端悬空,输出端空载时,由被测  输入端流出的电流值。在多级门电路中,IIL相当于前级门输出低电平时,后级向前级门灌入  的电流,因此它关系到前级门的灌电流负载能力,即直接影响前级门电路带负载的个数,因  此希望IIL小些。测试电路如图1-2。  2) 高电平输入电流IIH  高电平输入电流IIH又称为输入漏电流,它是指被测输入端接高电平,其余输入端接地,  输出端空载,流入被测输入端的电流值。在多级门电路中,它相当于前级门输出高电平时,  3     数字电子技术实验报告册  流出前级门的电流,称为前级门的拉电流负载,其大小关系到前级门的拉电流负载能力,因此希望IIH小些。由于IIH较小,难以测量,一般免于测试。测试电路如http://www.xielw.cn/jiaoxuegongzuozongjie/
图1-3所示。  Vcc  Vcc  IIHI  图1-2
IIL测试电路
IIH测试电路     3) 电压传输特性  门电路的输出电压Vo随输入电压Vi变化的曲线Vo=?(Vi) 称为门电路的电压传输特性,通过它可读得门电路的一些重要参数。如输出高电平、输出低电平、关门电平、开门电平、阈值电平等等。测试电路如图1-4所示。采用逐点测试法,调节Rw ,逐点测得Vi及Vo,然后绘成曲线。  Vcc  +5V  RW  10K  图1-4 电压传输特性测试电路  4) 扇出系数No  扇出系数No是指门电路能驱动同类门的个数,它是衡量门电路负载能力的一个参数。TTL与非门有两种不同性质的负载,即灌电流负载和拉电流负载,因此,有两种扇出系数,即低电平扇出系数NOL和高电平扇出系数NOH。通常IIH & IIL,则NOH & NOL,故常以NOL作为门的扇出系数。  NOL测试电路如图1-5所示,门的输入端全部悬空,输出端接灌电流负载RL,调节RL使IOL增大,VOL随之增高,当VOL达到VOLM(手册中规定低电平规范值0.4V )时的IOL就是允许灌入的最大负载电流,则  INOL = OL IIL  通常NOL ≥8。  4     数字电子技术实验报告册     Vcc+5V  RLIOL  VOL  图1-5 扇出系数测试电路     五、 实验内容与要求http://www.xielw.cn/jiaoshixindetihui/
  (1) 验证TTL集成与非门74LS00的逻辑功能  利用实验装置上已有的LED指示灯及电平拨码开关所提供的“0”和“1”电平,测量74LS00逻辑功能。测量表格见表1-1:     (2) 74LS00主要参数测试  1) 分别按图 1-2、图 1-3、图 1-5搭接电路,通过实验得到低电平输入电流IIL是,高电平  输入电流  IIH又,低电平输出电流和高电平输出电流,计算出扇出系数,将结果记录入表1-2。     2) 测量电压传输特性曲线。电路如图1-4,调节电位器RW,使VI从0V向高电平变化,逐点测量  VI和V0的对应值,记录在表1-3中。  六、 实验报告书写部分的要求(请在下面的空白页中完成,上面已有的表格除外) (1) 示波器、万用表等仪器设备的使用方法及各旋钮的功能。 (2) 填写以上表格的实验数据。 (3) 总结本次实验的收获和结论。 (4) 回答预习思考题。 (5) 其他。     5     http://www.xielw.cn/shixixindetihui/
数字电子技术实验报告册     6     数字电子技术实验报告册     实验报告得分
http://www.xielw.cn/shehuishijianbaogao/
指导教师  实验室地点
实验室日期     7  数字电子技术实验报告册     实验二
门电路功能测试  一、 实验目的  (1) 掌握与门、或门、与非门、异或门等门电路的逻辑功能。 (2) 掌握OC门、三态门的应用和特点。 二、 实验器材与仪器 (1) 数字实验箱。 (2) 数字万用表。 三、 预习与思考题  (1) 复习与门、或门、与非门、异或门、三态门的逻辑功能。  (2) 要使一个异或门实现非逻辑,电路将如何连接,为什么说异或门是可控反相器? (3) 对于TTL门电路为什么说输入端悬空相当于接高电平? (4) 说明多个三态门“线与”时应注意的那些问题。 四、 实验内容与要求  (1) 验证与门、或门、与非门、异或门及反向器的逻辑  将集成电路与门74LS08插入集成块的空插座http://www.xielw.cn/gonghuigongzuojihua/
上。注意必须再接上电源正、负极,输入端接逻辑开关,输出端接发光二极管LED,即可进行验证。观察输出结果,并记录在表2-1中。  用同样的方法验证或门74LS32、与非门74LS00、异或门74LS86、反向器74LS04的逻辑功能。(各集成电路的芯片管脚如图2-2所示)  表2-1 测量记录表  (2) 74LS125三态门应用测试  利用74LS125三态门 “线与”连接,实验电路如图2-1所示。三个三态门的输入分别接高电平、地、连续脉冲。根据三个不同状态,观察指示灯的变化,体会三态门的功能。将结果记录在表2-2中。  8     数字电子技术实验报告册     图2-1
74LS125三态门应用测试     VCC  4B  4A  4Y  3B  3A  3Y  VCC  4B  4A  4Y  3B  3A  3Y  1A 1B1Y2A2B2YGND     1A 1B1Y2A2B2YGND     VCC  4B  4A  4Y  3B  3A  3Y     1A 1B1Y2A2B2http://www.xielw.cn/yiyuangongzuozongjie/
YGND     9     数字电子技术实验报告册  VCC  6A6Y5A5Y4A4Y1A 1Y2A2Y3A3YGND     A  Y  图2-2
7http://www.xielw.cn/kuaijigongzuozongjie/
4LS125三态输出四总线缓冲器的逻辑符号及引脚排列  五、 实验注意事项  (1) 所有集成电路芯片均需接电源。  六、 实验报告要求(请在下面的空白页中完成,上面已有的表格除外)  (1) 画出实验用逻辑门电路的逻辑符号,并写出逻辑表达式。  (2) 整理并记录实验表格和实验结果。  (3) 总结三态门的功能及正确的使用方法。  (4) 回答预习思考题思考题     10  数字电子技术实http://www.xielw.cn/qingkuangbaogao/
验报告册     实验报告得分
指导教师  实验室地点
实验室日期  11  数字电子技术实验报告册  实验三
组合逻辑电路的设计  一、 实验目的  (1) 掌握用小规模集成逻辑门设计组合逻辑电路的方法。  (2) 掌握用中规模集成逻辑门设计组合逻辑电路的方法。  (3) 学习检查、分析电路简单故障的能力。  二、 实验设备  (1) 数字实验箱。  (2) 数字万用表。  三、 实验原理与说明  组合逻辑电路的设计方法:  根据给出的实际逻辑问题,求出实现这一逻辑功能的最简单逻辑电路,这就是设计组合逻辑电路时要完成的工作。  组合逻辑电路的设计工作通常可按以下步骤进行,如图3-1所示:  图3-1组合电路设计步骤     (1) 把实际逻辑问题进行逻辑抽象  在许多情况下,提出的设计要求是用文字描述的一个具有一定因果关系的事件。这时就需要通过逻辑抽象的方法,用一个逻辑函数来描述这一因果关系。  逻辑抽象的工作通常是这样进行的:  1) 分析事件的因果关系,确定输入变量和输出变量。输入变量一般被定义为引起事件的  原因,输出变量一般被定义为事件的结果。  2) 定义逻辑状态的含意,进行逻辑状态赋值。  以二值逻辑的0、1两种状态分别代表输入变量和输出变量的两种不同状态。这里0和1的具体含意完全是由设计者人为选定的。  3) 根据给定的因果关系列出逻辑真值表。     (2) 写出逻辑函数式  为便于对逻辑函数进行化简和变换,需要把真值表转换为对应的逻辑函数式。     (3) 选定器件的类型  为了实现最终的逻辑函数,既可以用小规模集成门电路组成相应的逻辑电路,也可以用中规模集成的常用组合逻辑器件或可编程逻辑器件等构成相应的逻辑电路。应该根据对电路的具体要求和器件的资源情况决定采用哪一种类型的器件。  (4) 可能根据需要,将逻辑函数化简或变换成适当的形式  在使用小规模集成的门电路进行设计时,为获得最简单的设计结果,应将函数式化成最简形式,即函数式中相加的http://www.xielw.cn/houqingongzuozongjie/
乘积项最少,而且每个乘积项中的因子也最少。如果对所用器件的种类有附加的限制(例如只允许用单一类型的或非门),则还应将函数式变换成与器件种类相适应的形式。  在使用中规模集成的常用组合逻辑电路设计电路时,需要将函数式变换为适当的形式,以便能  12     数字电子技术实验报告册  用最少的器件和最简单的连线接成所要求的逻辑电路。在使用这些器件设计组合逻辑电路时,应该将待产生的逻辑函数变换成与所用器件的逻辑函数式相同或类似的形式。     (5) 根据化简或变换后的逻辑函数式,画出逻辑电路图。  四、 实验内容  任选以下题目中的一个进行设计并实现。  (1) 题目A:2位二进制乘法器设计  输入A1A0和B1B0两路二进制信号,输出为A1A0×B1B0的乘积,通过数码管显示出来。如A1A0和B1B0为11和10时,显示“6”。  (2) 题目B:4人表决电路  设计一个4人表决电路,多数通过,用发光二极管表示。  (3) 题目C:奇偶校验电路  设计一个6位奇偶校验器,当6个输入中有偶数个1时,发光二极管A亮;否则发光二极管B亮。  (http://www.xielw.cn/hexieshehuiyanjianggao/
4) 题目D:大月指示器电路  设计一个大月指示器,电路输入表示月份,若该月份天数为31,则发光二极管亮,其它情况发光二极管不亮(注意任意项的处理)。  备选芯片:74LS151、74LS10、74LS20、74LS00、74LS04、74LS08、74LS32等常用集成电路。  五、 实验报告要求(请在下面的空白页中完成,上面已有的表格除外)  (1) 从实验内容所列的题目中选择一个题目进行设计,设计方法和不限。  (2) 在实验报告中写出设计思路和设计过程,画出电路图,列出元器件清单。?  (3) 自行设计测试表格,完成实际电路的测试。  ?     13     数字http://www.xielw.cn/zhengwugongzuozongjie/
电子技术实验报告册     14     数字电子技术实验报告册     实验报告得分
指导教师  实验室地点
http://www.xielw.cn/youeryuangongzuojihua/
实验室日期  15  数字电子技术实验报告册     实验四
触发http://www.xielw.cn/xueshenggongzuozongjie/
器应用设计实验  一、 实验目的  (1) 掌握由与非门组成的基本SR锁存器的逻辑功能。 (2) 掌握JK触发器的电路结构及动作特点。 (3) 掌握JK触发器的逻辑功能及测试方法。  (4) 了解分频的概念并掌握使用触发器设计分频器的方法。 二、 实验设备 (1) 双踪示波器。 (2) 数字实验箱。 三、 预习与思考题  (1) 复习JK触发器的电路结构和动作特点。 (2) 熟悉芯片的管脚排列及使用方法。  (3) 对主从JK触发器的输入信号J、K、CP应作何限制?  (4) 如何用触发器实现分频电路?请画出使用触发器实现的4分频电路及输出波形,触发器类  型不限。  四、 实验内容  (1) 用74LS00其中两组与非门按图4-1接成S-R锁存器,将结果填入表4-1中。     SD
表4-1 测量记录表  RD'  2     图4-1 SR锁存器     (2) JK触发器逻辑功能测试  用数字实验装置所提供的发光二极管、CLK单拍脉冲、电平开关、电源等对74LS112(双JK触发器)进行静态测试,验证其逻辑功能,将结果填入表4-2中。  ?、Sd?端逻辑功能的测试,将结果填入表4-3中。 (3) JK触发器Rd     16     数字电子技术实验报告册     表4-2
JK触发器的逻辑功能(     Qhttp://www.xielw.cn/xiaoshougongzuojihua/
     (4) 使用JK触发器设计一个8进制加法计数器, CLK端输入连续脉冲,用示波器观察输入与  输出的波形,将其画在坐标纸上。  五、 实验注意事项  (1) 改接线路时,要关掉电源。  (2) 调节电子仪器各旋钮时,动作不要过猛。实验前,要熟读双踪示波器的使用说明,特别是  观察双踪时,要特别注意开关,旋钮的操作与调节,示波器探头的地线同时接地。  六、 实验报告要求(请在下面的空白页中完成,上面已有的表格除外) (1) 回答思考题;  (2) 在表格中填写实验结果;  (3) 写出实验(4)的设计思路和设计过程,画出电路图,画出输入与输出的波形图。  17     数字电子技术实验报告册     实验报告得分
指导教师  实验室地点
实验室日期http://www.xielw.cn/jingxuanyanjianggao/
  18  数字电子技术实验报告册  实验五http://www.xielw.cn/zhenggaibaogao/
计数、译码、显示电路的设计?  一、 实验目的  (1) 掌握中规模集成计数器的功能特点及使用方法;  (2) 掌握使用集成计数器构成任意模值进制计数器、分频器的方法;  (3) 掌握译码器的原理及使用方法。  (4) 掌握数码显示电路的设计方法。?  (5) 掌握电子设计软件Multisim的使用方法。  二、 实验设备  (1) 计算机;  (2) 数字实验箱;  (3) 数字万用表。  三、 预习与思考题  (1) 计数器芯片简介:74LS160、74LS161芯片引脚图如图5-1所示。     图5-1
74LS160、74LS161的引脚图  请查找资料填写下表:  19  数字电子技术实验报告册  (2) 译码器  74LS47     图5-2
74LS47的引脚图  74LS47是BCD-七段数码管译码器/驱动器,引脚图如图5-2所示。请查找相关引脚资料,填写     (3) 七段显示器  七段显示器又称数码管,分为共阳极数码管和http://www.xielw.cn/diangonggongzuozongjie/
共阴极数码管2类。  请参考共阳极数码管结构图(图5-3),画出共阴极数码管的结构图。     图5-3 共阳极数码管结构图
共阴极数码管结构图  20     数字电子技术实验报告册  (4) 请查阅相关资料,回答以下思考题。  1) 数码管在实际使用当中是否需要接限流电阻?为什么?  2) 最常用的共阳极数码管驱动芯片和共阴极数码管驱动芯片各是哪种型号?并说明这两  类数码管的各自显示原理以及在使用数码管时应注意的事项。  3) 请简要说明74LS160和74LS161功能上的差异,若要实现实验内容(1)(N进制计数  器)选择那一种计数器更方便一些??  四、 原理说明  假定已有M进制计数器,需要的是N进制计数器。这时有M & N和M & N两种情况。  (1) M & N的情况  M进制计数器有M个状态,在计数过程中,若设法跳过M-N个状态,即可得到N进制计数器。通常可用两种方法实现,即反馈置零法(或称复位法)和反馈置数法(或称置位法)。  反馈置零法适用于有清零输入端的集成计数器。对于有异步清零输入端的计数器(如74LS160、74LS161)来讲,其工作原理为:当中规模M计数器从S0状态开始计数,当计数脉冲输入N个脉冲后,M进制计数器处于SN状态。如果利用SN状态译码产生一个置零信号反馈到计数器的异步清零输入端,则计数器立刻返回到S0状态,这样就跳过了M-N个状态,从而实现模值为N的计数器。  由于电路在一进入SN状态后立即被置成S0状态,所以SN状态仅在瞬间出现,http://www.xielw.cn/xiaoxueshengyanjianggao/
在稳定的状态循环中不包括SN状态。  反馈置数法适用于具有预置数功能的集成计数器。对于具有同步预置数功能的计数器(如74LS160、74LS161)而言,在其计数过程中,可以将它输出的任何一个状态通过译码,产生一个预置数控制信号反馈至预置数控制端,在下一个计数信号作用后,计数器就会把预置数输入端D0~D3的状态置入输出端。预置数控制信号消失后,计数器就从被置入的状态开始重新计数。  (2) M & N的情况  由于M进制计数器只有M个状态,所以必须用多片M进制计数器组合起来,才能构成N进制计数器。构成方法有两种。一种是以并行进位的方式连接构成,一种是以串行进位方式连接构成。  五、 实验内容  (1) 用计数器芯片设计实现自己学号的计数器,并译码、显示出来。画出电路原理图,写出设  计过程。用Multisim软件仿真上述电路,打印出仿真结果,附在实验报告中。  (2) 在实验装置上实现六十进制计数器,并译码、显示出来。画出电路原理图,写出设计过程。  六、 实验报告要求(请在下面的空白页中完成,上面已有的表格除外)  (1) 回答预习思考题;  (2) 在实验报告中写出电路设计思路和设计过程。画出仿真原理图和仿真结果。列出元器件清  单。写出实验结果及实验总结。。?     21     数字电子技术实验报告册     22  http://www.xielw.cn/yingyuyanjianggao/
  数字电子技术实验报告册     实验报告得分
http://www.xielw.cn/yinhanggongzuozongjie/
指导教师  实验室地点
实验室日期  23  数字电子技术实验报告册     实验六
555定时器设计电路  一、 实验目的  (1) 熟悉集成定时器555的工作原理及应用。  (2) 掌握使用定时器555设计多谐振荡器的方法。  二、 实验设备  (1) 数字实验箱;  (2) 双踪示波器;  (3) 数字万用表。  三、 预习与思考题  (1) 复习555定时器的电路结构与工作原理。  (2) 思考如果希望得到高电平电压为10http://www.xielw.cn/lingdaojianghuagao/
V的多谐信号,电路应如何处理?  (3) 对于不标准的时钟信号,一般应进行怎样的处理?  四、 原理说明  555 定时器是一种模拟和数字功能相结合的中规模集成器件。一般用双极性工艺制作的称为555,用CMOS工艺制作的称为 定时器的电源电压范围宽,可在4.5V~16V工作,7555可在3~18V工作,输出驱动电流约为200mA,因而其输出可与TTL、CMOS或者模拟电路电平兼容。555定时器成本低,性能可靠,只需要外接几个电阻、电容,就可以实现多谐振荡器、单稳态触发器及施密特触发器等脉冲产生与变换电路。555定时器的引脚分布图和结构图如图6-1所示。     图6-1
555定时器的结构图和引脚分布图  24     数字电子技术实验报告册     VO     图6-2 占空比与频率均可调的多谐振荡器     由555定时器构成的占空比与频率均可调的多谐振荡器电路如图6-2所示。对C充电时,充电电流通过R1、D1、RW2和RW1;放电时通过RW1、RW2、D2、R2。当R1=R2、RW2调至中心点,因充放电时间基本相同,其占空比约为50%,此时调节RW1仅改变频率,占空比不变。如RW2调至偏离中心点,再调节RW1,不仅振荡频率改变,而且对占空比也有影响。RW1不变,调节RW2,仅改变占空比,对频率无影响。因此,当接通电源后,应首先调节RW1使频率至规定值,再调节RW2,以获得需要的占空比。若频率调节的范围比较大,还可以用波段开关改变C的值。 五、 实验http://www.xielw.cn/xiaoshougongzuozongjie/
销售工作总结
内容及步骤  按照图6-2连接电路,实现一个占空比连续可调并能调节振荡频率的多谐振荡器,用示波器观察其输出波形。  六、 实验注意事项  (1) 调节电位器的旋钮时,动作不要过猛。  (2) 示波器探头的接地端一定要接地,以防外界干扰而影响测量的准确性 七、 实验报告要求(请在下面的空白页中完成,上面已有的表格除外) (1) 回答预习思考题;  (2) 根据图6-2所示电路,计算此多谐振荡器的占空比和振荡频率的范围。     25     数字电子技术实验报告册     实验报告得分
指导教师  实验室地点
实验室日期  2http://www.xielw.cn/aiguoyanjianggao/
6  数字电子技术实验报告册  实验七 基于FPGA的分频器设计  一、 实验目的  (1) 了解EDA软件在电子设计中的重要作用。  (2) 熟悉并掌握MAXPLUS II 或QUARTUS II等开发软件的基本使用方法。  (3) 运用图形输入法设计分频器电路,并进行电路仿真。  二、 实验仪器  (1) 计算机;  (2) EDA/SOPC实验开发装置。  三、 预习与思考题  (1) 复习分频器的原理及构成。  (2) 预习MAXPLUS II或QUARTUS II软件的使用方法,设计电路。  四、 实验内容及步骤  在EDA/SOPC实验装置上,通过对时钟频率为1MHZ的时钟源进行分频,分别得到100KHZ,10KHZ, 1KHZ, 100HZ, 10Hhttp://www.xielw.cn/dushuxindetihui/
Z, 1HZ的脉冲频率输出,在实验装置上通过LED显示模块(LEDR)输出显示。  分频电路框图如图7-1所示:  1MHz     图7-1 分频电路框图     从图7-1中我们可以看出将1MHZ的脉冲连续6次除以10,即可得到我们需要的输出频率。 在EDA/SOPC实验装置上,配备了Altera公司生产的cyclone系列的器件,型号为EP1C6Q240C8。利用Altera的器件库,找到一个BCD的计数器:74LS160,(如图7-2)从它的波形图(图7-3)中  27     数字电子技术实验报告册  可看到它具有的逻辑功能:BCD计数,异步清零,同步置数,有进位输出。其中  CLK--为时钟信号;  ENT、 ENP-- 为使能信号,高电平有效;  CLRN--异步清零端,电平为高时,计数器清零,电平为低时,允许计数;  LDN--同步置数端,为高电平时,计数器置数,QD~QA= D~A,为低电平时,允许计数; D~A--置http://www.xielw.cn/xuexibaogao/
数端;  QD~QA--计数器输出端;  RCO--进位输出端。  图7-2
74 LS160图形符号     图7-3
74 LS160波形图     74LS160是一个可以对输入时钟进行十分频的器件。当计数器从0计数到9时,RCO从低电平跳到高电平,在下一个脉冲到来时,RCO再回到低电平。每十个计数脉冲RCO翻转一次,利用RCO特性,将前一级的RCO输出端接到下一级的时钟输入端,就完成了连续分频的目的。调用6次74LS160,即可完成设计电路要求。  为了使电路层次清楚,形式简洁,将分频电路创建符号文件。  将待分频的时钟信号输入到CLK,分频后输出的信号连接到实验装置LED指示灯电路。创建一个顶层文件。画出电路。  编辑该电路,进行器件管脚定义。Assignments?Pins,在打开的界面中找出Location,点击此  28     数字电子技术实验报告册     处,出现将要被定义的管脚符号,找出当前信号被定义的管脚,即电路在此端口连接到Fhttp://www.xielw.cn/junxunxindetihui/
PGA外围电路的具体位置,输入或输出属性。将分频的信号输出到LED显示电路即可进行观察设计结果。  对顶层电路进行功能仿真。  五、 实验报告要求(请在下面的空白页中完成,上面已有的表格除外)  (1) 画出分频器电路底层图,并对电路中所用器件功能、作用加以说明;  (2) 画出分频器电路顶层图;  (3) 截取分频器电路仿真波形图;  (4) 对硬件电路输出显示结果加以分析。     29  数字电子技术实验报告册http://www.xielw.cn/xuexibaogao/
学习报告     30     数字电子技术实验报告册     实验报告得分
http://www.xielw.cn/jiaoshiyanjianggao/
指导教师  实验室地点
实验室日期  31  数字电子技术实验报告册     实验八 基于FPGA的跑马灯实验电路设计  一、 实验目的  (1) 进一步熟悉MAXPLUS II、QUARTUS II等电子开发工具的基本使用方法。 (2) 掌握使用移位寄存器、计数器、译码器等集成电路进行综合电路设计方法。 (3) 运用图解法设计跑马灯电路,并进行电路仿真。 二、 实验仪器 (1) 计算机;  (2) EDA/SOPC实验开发装置。  三、 实验内容与要求  设计一个跑马灯电路。要求输出8个LED灯从左到右逐个点亮,然后再从右到左逐个点亮,并能自动进行周期循环。  四、 电路原理  彩灯控制器电路拟采用74LS194为核心控制彩灯左移、右移及闪烁功能,围绕74LS194的S1、S0工作的控制方式,S1、S0需要自动周期性的变化,为了实现自动模式转换,设计一个状态计数器,控制彩灯模式转换,利用74LS153双四选一电路,将S1、S0的状态置入74LS194,完成周期性地读取。  (1) 74LS194功能表如表8-1所示http://www.xielw.cn/kuaijigongzuozongjie/
会计工作总结
。有四种工作方式:同步并行置入、右移、左移、 空
操作  (禁止时钟)。  表8-1 74LS194功能表  当加有四位数据并且两个方式控制输入端S1和S0均为高电平时就可以完成并行置数。在时钟  32     数字电子技术实验报告册     输入正跳变后数据被置入相应的触发器并出现于输出端。在置数期间,串行数据流被禁止。  当S0为高电平,S1为低电平时,在时钟脉冲上升沿到来时,完成同步右移操作。此方式的串行数据在右移数据输入端送入。当S0为低电平,S1为高电平时,数据同步左移,新的数据在左移串行输入端送入。当S0和S1均为低电平时,触发器的时钟被禁止。  引出端功能及名称:  Q0~Q3 ? ? ? ? ? ? ? ? ? ? ? ? ?数据输出端; D0~D3 ? ? ? ? ? ? ? ? ? ? ? ? ?并行数据输入端; S1~S0 ? ? ? ? ? ? ? ? ? ? ? ? ?方式控制输入端; ? ? ? ? ? ? ? ? ? ? ? ? ?清零端;  SRSI? ? ? ? ? ? ? ? ? ? ? ? ?右移串行输入端; SLSI? ? ? ? ? ? ? ? ? ? ? ? ?左移串行输入端; CLK? ? ? ? ? ? ? ? ? ? ? ? ?时钟输入端。  (2) 74LS153是一个双4选1线数据选择器/多路开关,包含两个完全相同的4选1数据选择器。  两个数据选择器有公共的地址输入端,而数据输入端和输出端是各自独立的。通过给定不同的地址代码,可从4个输入数据中选出所要的一个,并送至输出端。 74LS153功能表如表8-2所示。  表8-2 74LS153功能表  引出端功能及名称:  S0~S1 ? ? ? ? ? ? ? ? ? ? ? ? ?数据选通输入端; D13~D10? ? ? ? ? ? ? ? ? ? 数据输入端; D23~D20? ? ? ? ? ? ? ? ? ? ?数据输入端;
A1~A0? ? ? ? ? ? ? ? ? ? ? ? ?选择输入端; Y1~Y2 ? ? ? http://www.xielw.cn/jiefangsixiangxindetihui/
? ? ? ? ? ? ? ? ? ?数据输出端。  本设计方案的关键是S1、S0状态信息如何传送给74LS194,S1、S0状态信息要与整个彩灯控制电路相匹配,不同的S1、S0状态,送入74LS194数据输入端的数据不同,利用74LS153作为数据选通,连接到74LS194数据输入端,不同的工作状态,选通数据输出不同,这是设计的主要关键  33     数字电子技术实验报告册     点之一。  电路中,利用74LS161完成状态计数工作,每8个时钟脉冲,状态计数器完成加1操作,完成移位方式控制,利用74LS194完成左移或右移及闪烁功能,利用74LS153完成左右移数据输入选通控制。原理框图如图8-1所示。     图8-1 原理框http://www.xielw.cn/dangkexindetihui/
图  根据任务要求可以列出自动循环状态和74LS194移位控制工作方式如表8-3所示。  表8-3 工作方式表格  注:X/0表示电路设计过程中,尽管状态表中取任意态,但在实际电路连接中,取低电平。     彩灯控制器完成左移、右移、闪烁及同时左右移,只需要4种状态,故状态计数器完成模4计数即可。移位寄存器的工作状态由方式控制字S1、S0决定,查阅74LS194数据手册,确定S1、S0工作方式。通过对表8-1的分析,可得到S1、S0的状态。因为彩灯是八路输出,用两片74LS194,其中高位片标号称为74LS194B,低位片称为74LS194A,所以高位片的74LS194工作方式标称为BS1、BS0,低位片的为AS1、AS0。将BS1、BS0、 AS1、AS0放在一起,用74153将数据状态选通输出即可  从表格中可以看出,状态计数器描述计数状态,移位寄存器完成左移、右移、闪烁、左右同时移动功能,且自动循环进行。  (3) 74LS153选通电路及74LS194移位电路控制设计  34     数字电子技术实验报告册     从74LS194功能表中,在数据移动关系中我们可以得到如下关系:八路信号灯右移时,右移输入信号初值为0送入http://www.xielw.cn/dushuxindetihui/
ASRSI,将低四位QA0、QA1、QA2、QA3中的QA3传给高四位的74LS194B的BSRSI;八路信号灯左移时,左移输入信号初值为1送入BSLSI,将高四位的QB0、QB1、QB2、QB3中的QB0传给低四位片74LS194A的ASLSI;八路信号灯闪烁时,并行送数为脉冲信号;八路信号灯左右同时移时,分别在BSRSI及ASLSI送入1。总结成表8-4如下所示:  采用四选一电路,实现此功能。 (4) 设计注意事项:  1) 闪烁控制利用D触发器实现方波输出脉冲信号,应用7LS4194置数操作即可实现; 2) 时钟信号5HZ,闪烁脉冲取常态信号为低电平;  五、 实验报告要求(请在下面的空白页中完成,上面已有的表格除外) (1) 画出跑马灯电路图,并对电路中所用器件功能、作用加以说明; (2) 截取跑马灯电路仿真波形图; (3) 对硬件电路输出显示结果加以分析。     35    http://www.xielw.cn/aigangjingyeyanjianggao/
 数字电子技术实验报告册     36     数字http://www.xielw.cn/shehuidiaochabaogao/
电子技术实验报告册     37     数字电子技术实验报告册     实验报告得分
指导http://www.xielw.cn/jiefangsixiangxindetihui/
解放思想体会
教师  38  数字电子技术实验报告册  实验室地点
实验室日期  附录 常用数字集成电路管脚图     四—2输入与非门  三—3输入与非门  四—2输入与门  二—4输入与门  四—2输http://www.xielw.cn/peixungongzuojihua/
三—3输入与门
二—4输入与非门
三—3输入或非门
六非门  六非门(施密特)  二—4输入与或非门  四—2输入或门 39  数字电子技术实验报告册     3—8译码器     双4选1的数据选择器  四—异或门  8—3优先编码器
移位寄存器
http://www.xielw.cn/aigangjingyeyanjianggao/
十进制计数器
8选1的数据选择器
双JK触发器  4线—16线译码器 40  数字电子技术实验报告册  十进制计数http://www.xielw.cn/fayangao/
器     BCD—七段高有效译码/驱动器     双时钟可预置十进制同步加减计数器
4位双稳态锁存器
4位数值比较器 41     http://www.xielw.cn/xindetihui/
数字电子技术实验报告册     42  
本&&篇:《》来源于:
优秀范文,论文网站
本篇网址:http://www.xielw.cn/show/233775.html
好文大家读
上一篇文章:
下一篇文章:
Copyright &
All Rights Reserved.《》

我要回帖

更多关于 mulsitim蜂鸣器 的文章

 

随机推荐