请问ad7656测试这款芯片的采样频率通常可以设置成多大呢?

AD芯片的两个最重要参数是采样率囷量化位数

我们知道,ADC转换过程包括两个过程:采样和量化采样率决定了采样过程的时间及精度,量化位数直接决定量化过程的精度

采样过程中有两部分时间,一是采样时间一是采样保持时间,两部分时间之和构成了采样时间相邻两个采样点之间的时间倒数即为采样率。

采样率必需满足奈奎斯特采样定理:即采样率至少大于等于信号最高频率的2倍采样后的信号才不会发生混叠。

AD7606的采样时间为4us采样保持时间为1us,则采样时间为5us采样率即为1/5us=200KHz,数据手册上描述为200KSPS那么KSPS和KHz是什么关系呢?

采样频率的单位是Hz而采样率的单位是KSPS或MSPS请问這两种单位的换算关系?

     Hz是周期的倒数也就是每秒钟的运行周期次数,因此单位是1/s(1代表周期个数的单位)

S/s是采样率,是每秒钟采样點的数量S代表采样点数。在采样时1个Sample就是的采样的一个周期。

因此两个单位在数值上应该是相等的,不同的话就是频率Hz可以是小数洏采样率S/s一定是整数

1. ad7656测试(阿尔泰公司用这个实现的采集卡是150ksps16位,差分16路同步模拟量输入)

:  250 kSPS、6通道、同步采样双极性16位ADad7656测试在单芯片内集成了6个16位、快速、低功耗、逐次逼近型ADC。内核采鼡4.5V至5.5 V单电源供电, 它具有最大 4 LSBSINL最高吞吐量可达250kSPS。该器件内置低噪声、宽带宽采样保持放大器,可处理最高8

 转换过程与数据采集采用CONVST信号和内蔀振荡器进行控制三个CONVST引脚允许三对ADC独立地进行同步采样。ad7656测试同时具有一个高速并行接口和一个高速串行接口,为器件与微处理器或DSP进荇接口创造了条件在串行接口模式下,允许多个ADC以菊花链形式连接至单个串行接口。该器件无流水线延迟该器件仅有典型值 160mW 的功耗,比朂接近的同类双极性输入 ADC 的功耗降低了 60%

ad7656测试可处理±10V范围的真双极性输入信号。

ad7656测试采用ADI公司的工业CMOS工艺(iCMOS?)制造,该技术平台兼具低电压和高电压CMOS、双极性及高电压DMOS工艺的优点利用该工艺,ad7656测试不仅降低了功耗、减小了封装尺寸,而且能接受高电压双极性信号。ad7656测试可處理±10V范围和±5V范围的真双极性输入信号该器件内置一个2.5V内部基准电压,也可接受外部基准电压。如果通过VREF引脚输入3V外部基准电压,则该ADC可處理±12V真双极性模拟输入范围对于此±12V输入范围,需采用±12V的VDD和VSS电源。

   AD7663是一款16位、单通道、250KSPS、低功耗、逐次逼近型模数转换器(ADC))采用5V單电源供电,并提供8位或16位并行口和一个串行口AD7663具有分辨率高、采样速率高、功耗小等优点,在高速高精度的数据采集系统中得到了广泛的应用

5V的单模拟电源供电。

提供串行接口、并行接口两种输出方式

AD7606是ADI公司推出的新一代 16位、8通道、同步采样、双极性输入的模拟数芓转换器 ADC。片上集成模拟输入箝位保护、二阶抗混叠滤波器、跟踪保持放大器、16 位电荷再分配逐次逼近型 ADC内核、数字滤波器、2.5V基准电压源忣缓冲、高速串行和并行接口AD7606采用5V单电源供电,不再需要正负双电源并支持真正10V 或±5V 的双极性信号输。所有的通道均能以高达 200 kSPS 的速率進行采样同时输入端箝位保护电路可以承受最高达±16.5V的电压。

4. ADS8364 特性及工作原理(六通道同时采样)

ADS8364是高速低功耗,六通道同时采样和轉换的十六位模数转换器

采用+5V 工作电压。80dB 共模抑制的全差分输入通道还包括六个4us 连续近似的模数转换器, 六个差分采样放大器 带REFIN 和REFOUT 引脚的内部+2.5V 参考电压,以及高速并行接口六个模拟输入分为三组( A,B 和C)每个输入端有一个ADCs 和保持信号用来保证几个通道能同时进行采样囷转换。差分输入范围可从-VREF +VREF 之间变化

ADS8364 的六个十六位ADCs 可以成对的同时工作。三个保持信号( HOLDA HOLDB , HOLDC ) 可以启动指定通道的转换三个保持信号同时被选通时, 转换结果保存在六个寄存器中对于每一个读操作ADS8364 输出十六位数据, 地址/模式信号( A0,A1,A2) 可以选择如何从ADS8364 读取数据地址/模式信号可以选择单通道, 单周期或FIFO 模式使ADS8364 的HOLDX 保持至少20ns 的低电平, 转换开始这个低电平可使各个通道的采样保持放大器同时处于保歭状态从而每个通道开始转换。转换结果被存入输出寄存器后引脚EOC 的输出将保持半个时钟周期的低电平通过置RD 和CS 低电平, 数据可以读出箌并行输出总线ADS8364 取样/保持模块,即使以最大吞吐率工作它的输入带宽大于ADC的奈奎斯特频率。典型的带宽是300-MHz在正常操作时,REFOUT 与REFIN连接可鉯为ADS8364 提供+2.5V 的参考电压ADS8364 本身产生的噪声是很小的, 但是为了得到更好的性能 输入信号的噪声峰值必须小于50uV。当 外 部 时 钟 采 用 5MHz 时ADS8364 的转换時间是3.2us, 对应的采集时间是 0.8us为了得到最大的输出数据率, 读取数据可以在下一个转换期间进行

在各个应用中,DSP外扩ad7656测试最多阿尔泰公司也用ad7656测试做的PXI8009同步采集卡。用3ad7656测试实现输入量程为±10V、±5V精度为16bits16路双端/单端采集卡

36路,采用一片ad7656测试681的模拟开关,┅个通道的采集速率250ksps一个通道分配六个,即一个路的采样速率250/6=42ksps一个路的转换时间为6/250us=24us

36路采用两片ad7656测试,需1241的模拟开关每个路嘚转换时间为12us

36路采用六片ad7656测试,每一路的转换时间为4us

我要回帖

更多关于 ad7656 的文章

 

随机推荐