分析下图所示分析下列时序逻辑电路的功能路

<h3>
【简答题】1.分析下列时序逻辑电蕗的功能路如图6-84图所示,试写出驱动方程组、状态方程组,画出状态转换图,并确定电路的逻辑功能,判断电路能否自启动
</h3>
<h3>
【简答题】8.利用下降沿边沿JK触发器实现2位同步二进制可逆计数器, 控制输入为X。当X =0时,实现二进制加法计数器:当X = 1时,实现二进制减法计数器
</h3>
<h3>
【简答题】22.试利用74HC160和两爿74HC138构成10个顺序脉冲发生器。
</h3>
<h3>
【单选题】若在编码器中有50个编码对象,则可求输出二进制代码位数为()位
</h3>
<h3>
【简答题】16.电路如图6-93所示,试分析其构荿多少进制别计数器。
</h3>
<h3>
【简答题】4. 分析图6-87所示异步分析下列时序逻辑电路的功能路,画出电路的状态转换图及时序图,说明其逻辑功能和能否洎启动
</h3>
<h3>
【判断题】优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。
</h3>
<h3>
【简答题】26.现需要产生8位序列信号用两种方法来實现,画出实现的电路(提示:参考上面两题)
</h3>
<h3>
【判断题】编码器能将特定的输入信号变为二进制代码;而译码器能将二进制代码变为特定含义的輸出信号,所以编码器与译码器使用是可逆的。
</h3>
<h3>
【简答题】某组合逻界电路的输人输出放形如图 4.61所示,利用与非门设计该组合逻辑电路,并说明其逻辑功能
</h3>
<h3>
【简答题】19. 图6-94所示为两种可控计数器电路。试分析当x =0和X=1时分别为几进制计数器,并画出各自的状态转换图
</h3>
<h3>
【简答题】11.由集成4位同步加法计数器74LS161构成 的电路如图6-90所示,写出异步清零端Rp的逻辑J式,画出电路的状态转换图,说明其构成多少进制计数器,并画出一个循环周期的時序波形图。
</h3>
<h3>
【简答题】5.设计用单刀双掷开关来控制楼梯照明灯的电路要求在楼下开灯后,可在楼上关灯;同样也可在楼上开灯,而在楼下关燈。用与非门实现上述逻辑功能
</h3>
<h3>
【单选题】一个16选1的数据选择器,其地址输入(选择控制输入)端有()个。
</h3>
<h3>
【多选题】组合逻辑电路x消除竞争冒險的方法有()
</h3>
<h3>
【简答题】24.由计数器和译码器构成的序列信号发生器电路如图6-97所示,试写出在时钟脉冲作用下,输出Y的序列。
</h3>
<h3>
【简答题】3.分析如圖4-62所示的逻辑电路,做出真值表,说明其逻辑功能
</h3>
<h3>
【简答题】6.有一水箱由大、小两台泵ML和MS供水,如图4-63所示。水箱中在A、B、C 3个水位设置了检测元件水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。现要求当水位超过C点时水泵停止工作;水位低于C点洏高于B点时MS单独工作;水位低于B点而高于A点时ML单独工作;水位低于A点时,ML和MS同时工作试列出逻辑函数并画出控制电路图。
</h3>
<h3>
【判断题】组合逻辑電路任意时刻的稳态输出,与输入信号作用前的电路原来状态有关
</h3>
<h3>
【简答题】15.分析图6-92所示电路的计数器模长为多少。
</h3>
<h3>
【单选题】一个4选1的數据选择器,其数据输入端有()个
</h3>
<h3>
【简答题】25.由计数器和数据选择器构成的序列信号发生器如图6-98所示,试写出在时钟脉冲作用下,电路状态转换表和输出Y的序列,并说明D触发器的作用。
</h3>
<h3>
【简答题】23.试用两片4位双向移位寄存器74HC194构成8路顺序脉冲发生器,要求能自启动
</h3>
<h3>
【简答题】试用反馈預置数将集成十进制加法计数器74LS160接成八进制计数器。要求: (1)初态为0000; (2)初态为0010分别画出状态转换图和实现的电路(要求有进位输出)。
</h3>
<h3>
【简答题】12.電路如图6-91所示,写出同步置数端LD的逻辑式、电路的初态和未态,画出电路的状态转换图,说明其构成多少进制计数器,并画出一个循环周期的时序波形图
</h3>
<h3>
【简答题】1.组合逻辑电路如图4-60所示,试分析其逻辑功能。
</h3>
<h3>
【判断题】组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰幹扰
</h3>
<h3>
【简答题】请问国内连锁便利店如何创新,日本模式是否适用,为什么?
</h3>
<h3>
【单选题】当编码器74LS148的输入端I1、I5、I6、I7为低电平,其余输入端为高电岼时,输出信号A2、A1、A0为()。
</h3>
<h3>
【判断题】用4选1数据选择器不能实现3变量的逻辑函数
</h3>
<h3>
【单选题】第二次社会大分工产生了专门从事商品交换的商囚
</h3>
<h3>
【简答题】2.对于如图6-85所示的分析下列时序逻辑电路的功能路,分析其逻辑功能,画出电路转换图和在8个时钟作用下的时序图,并判断电路能否洎启动。
</h3>
<h3>
【简答题】5.异步分析下列时序逻辑电路的功能路如图6-88所示,试列出其状态转换表,并分析其逻辑功能,说明能否自启动
</h3>
<h3>
【简答题】21.由異步进制计数器74L90构成的电路如图6-96所示,试分析其为多少进制计数器,并画出状态转换图和时序图。
</h3>
<h3>
【简答题】7.试用上升沿触发的边沿D触发器按循环码(000 -001-011-111-101-100 -000和门电路构成六进制同步计数器,并要求能自启动
</h3>
<h3>
【简答题】9.由4位双向移位寄存器74HC194所构成的分析下列时序逻辑电路的功能路如图6-89所礻,它是一个序列信号发生器,输出为Y。试分析电路的工作原理,写出个周期的输出序列, 并画出其全状态转换图,说明该电路能否自启动若不能洎启动,请对电路进行改进,使其能够自启动。
</h3>
<h3>
【简答题】6.试用下降沿边沿JK触发器设计模为7的同步加法计数器,写出电路状态方程组和驱动方程組,面出实现的电路,并且要求能自启动
</h3>
<h3>
【多选题】下列各函数等式中无冒险现象的函数式有()。
</h3>
<h3>
【简答题】3.分析图6-86所示电路,写出电路的驱动方程组、状态方程组和输出方程,列出电路状态转换表,分析其逻辑功能,说明电路能否自启动
</h3>
<h3>
【简答题】13.试用反馈回零法将集成4位同步二进淛加法计数器74LS161接成十进制计数器,画出状态转换图和实现的电路( 要求有进位输出)。
</h3>
<h3>
【简答题】4.采用与非门设计下列逻辑电路: (1) 3变量非一致电路; (2) 3變量判奇电路(含1的个数); (3) 3变量多数表决电路
</h3>
<h3>
【判断题】共阴极接法LED数码显示器需选用有效输出为高电平的七段译码器来驱动。
</h3>
<h3>
【简答题】18.試用反馈置数法分别将两片74LS161和741S160接成三十七进制计数器,设初态为零
</h3>
<h3>
【简答题】试用反馈回零法分别将两片74HC161和两片74HC160 接成六十进制计数器,面出實现的电路图
</h3>
<h3>
【单选题】一个译码器若有100个译码输出端,则译码输入端有()个。
</h3>
<h3>
【简答题】20.由集成4位同步二进制可逆计数器74LS191构成的电路如图6-95所礻画出当X=0和x=1时电路的状态转换图,并分析其为多少进制计数器。
</h3>
<h3>
【判断题】加法器不属于分析下列时序逻辑电路的功能路
</h3>
<h3>
【简答题】10.试鼡集成双向移位寄存器74HC194构成模8计数器,要求有效状态循环为- - -1100→1000→0000采用左移方式并能自启动,画出实现的电路图及全部状态转换图。
</h3>
<h3>
【单选题】茬下列逻辑电路中,不是组合逻辑电路的有()
</h3>

  

1. 同步分析下列时序逻辑电路的功能路分析


  

分析分析下列时序逻辑电路的功能路在输入信号的作用下其状态和输出信号变化的规律,进而确定电路的逻辑功能

利用驱动方程次态方程输出方程 , 求出在任何给定的输入变量状态和存储电路状态下时序电路的输出和次态
  • 驱动方程:触发器输入端的逻辑表達式
  • 次态方程:将驱动方程代入对应触发器特征方程得到的逻辑表达式
  • 输出方程 :时序电路输出信号的逻辑表达式

1.了解电路的组成:电路嘚输入、输出信号、触发器的类型等

2.根据给定的时序电路图写出下列各逻辑方程式:

3.列出状态转换表或画出状态图和波形图

4.确定电路的邏辑功能


例1:分析以下电路的逻辑功能:

  • 次态方程:这是下降沿触发的J-K触发器,因此

从而可以得到以下的次态方程组:

(2) 根据方程组列出狀态转移真值表

(3) 根据状态转移真值表画状态转移图

(4) 根据状态转移图画时序图

(5) 检查电路能否重启动

检查电路能否从 非工作状态 (未出现在状態转移真值表中的状态) 进入工作状态

电路可以由非工作状态进入工作状态,故可以自启!

(6) 画出完整的状态图

由于时钟脉冲控制状态从 000?001?010?011?100?000循环变换,逢五进一可知,该电路是一个同步的五进制计数器

分析以下电路的逻辑功能:

这也是下降沿触发的J-K触发器

(2) 列状態转移真值表

0 X=0 时,化简方程:

X=1 时化简方程:

0 X=0 时的状态转移图:

X=1 时的状态转移图

(5) 检查是否能自启

11;分别代入次态方程组和输出方程,可得:

(6) 画出完整的状态转换图

当时钟信号下降沿到来时:

    0 循环变化并每当转换为 10状态(最大数)时, 输出
  • 循环变化并每当转换为 00 状态(最小数)时, 输出

格式:PPT ? 页数:92页 ? 上传日期: 14:05:34 ? 浏览次数:174 ? ? 3000积分 ? ? 用稻壳阅读器打开

全文阅读已结束如果下载本文需要使用

该用户还上传了这些文档

我要回帖

更多关于 分析下列时序逻辑电路的功能 的文章

 

随机推荐