想换个CPU,这个cpu配置高低怎么看该怎么买,预算在1000左右

  • 主要看你是打大型游戏用还是做3D圖如果是大型游戏和3D图1000元挡不住
    全部
  • 你不如上TB找个卖家问问更合理,毕竟价格有时相差真的挺大的多问两家。
    全部
  • 芯片包含两个10、100、1000三速以太网收發器(PHYs)两个千兆SERDES,三个数字接口(GMII\RGMII\MII组合)
  • 芯片采用Marvell动态队列限制(Dynamic Queue Limit ),实现高速无阻塞4级QOS交换结构包含一个高性能地址查询引擎,多达支持8K个节点和1Mbit的帧缓存
  • 芯片的RGMII(或MII/RMII)接口支持直接连接管理器件或者路由器CPU作为MAC使用。2、6Port可以设置支持完整GMII接口
  • 支持帧唤醒和幀时间侦测唤醒功能,允许在连接cpu是进入睡眠模式以达到降低系统功耗目的。
  • 多达6个LED可以通过寄存器cpu配置高低怎么看相应功能。
  • 可以使用SMI接口和以太网帧对芯片进行cpu配置高低怎么看也可以使用EEPROM进行cpu配置高低怎么看。
  • 支持8K条MAC地址自动学习和老化功能


从引脚定义可以看絀,许多引脚都有多种功能这些复用的功能大多在RESETn为低电平时有效,RESETn上升沿时锁存

在复位状态下(RESETn = low)时,设置NO_CPU引脚电平后RESETn上升沿将鎖存引脚电平。若此时NO_CPU=0则表示芯片由CPU控制NO_CPU=1则表示芯片非CPU控制。
在NO_CPU=0模式下所有的Port在初始化时都被关闭,PHY的供电关闭使得CPU可以在芯片工莋前进行启动与cpu配置高低怎么看,该引脚内部上拉默认上电所有Port打开。
为了方便可以将NO_CPU置为1进行调试,调试通过后考虑低功耗处理時,可以采用NO_CPU=0模式以屏蔽不需要打开的Port。

2.P5和P2、6的模式选择(以P5为例):

P5_OUT[3:0]为多功能引脚在复位状态下(RESETn = low),引脚为输入状态此时可以設置引脚电平(P5_MODE[2:0])来决定该端口的工作模式(见下图),在设置好引脚电平后RESETn上升沿过程中将会锁存引脚电平,进入对应的工作模式
該引脚内部上拉,默认工作模式为RGMII对于其他模式,可以在硬件上直接串4.7K电阻到GND来进行cpu配置高低怎么看我这里设置为0x04RMII模式,因此P5_MODE[1:0]引脚通過4.7K电阻接地

由于88E6321本身功能强大,即可以做MAC也可以做PHY(2个Port)、SERDES(2个Port)因此虽然只是一个芯片,但却可以看作多个设备这将面临一个地址确定的问题,如何给片内PHY、SERDES、MAC分配地址为了解决这个问题,88E6321有两种芯片寻址模式:单芯片寻址与多芯片寻址
通过在复位状态时设置ADDR[4:0]n引脚的电平可以设置设备地址(需要注意的是,ADDR所设置的地址为实际SMI地址的反码即ADDR=0x1F对应的实际SMI地址为0x00,,ADDR=0x00对应的实际SMI地址0x1F这点在下文中需要注意)。

    当ADDR[4:0]n=0x1F时进入单芯片寻址模式,此时通过内部地址直接访问在这个模式下,88E6321会响应所有的32个SMI地址因此必须确保他是惟一的SMI從设备,在设备寄存器映射图中SMI设备地址0X10-0X16(对应Port0-Port7),0X1B-0X1D(对应特殊寄存器Global1-3)是可以直接访问的而地址0X03、0X04(对应Port3、4的PHY)、0X0C、0X0D(对应Port0、1的SERDES)則需要使用Global2地址的SMI
  • 当ADDR[4:0]n!=0x1F时,则进入多芯片寻址模式此时,88E6321只会响应ADDR设置的地址的反码同时仅有两个寄存器可以直接访问(SMI Command寄存器与SMI Data寄存器),其他寄存器则通过这两个寄存器间接访问(包括在单芯片寻址模式下间接访问的寄存器)

MDC_CPU最高支持20MHz,MDIO_CPU需要外接一个4.7K到10K的上拉电阻需要注意的是,该接口在INTn为低电平时才可以通信
INTn为中断引脚,用于指示未被掩码屏蔽的中断是否产生由于该引脚为开漏输出,且低電平有效因此必须在其外部上拉,这样在未发生中断的情况下始终未高电平。同时该引脚低电平有效时也意味着SMI接口可以使用。(仩电过程中芯片会从外挂的EEPROM(如果有的话)加载寄存器设置,然后发出EEPROM处理完成中断拉低INTn)

Port0、Port1是SERDES接口,可以通过cpu配置高低怎么看选则其工作模式:

  • 与其他Marvell交换芯片级联

88E6321采用矩阵LED接口使得每个PHYPort都能分配到2个LED。LED的阴极都连接到一条行信号线上(Rx_LED)阳极连接到列信号线上(Cx_LED)。LED引脚能够形成3行2列的矩阵LED
LED行信号(Cx_LED)与EEPROM共用,采用时分多路复用来避免LED与EEPROM操作的互相干扰

不同于一般的功能单一的PHY器件(如LNA8720A),88E6321的PHY相关寄存器操作相对较复杂具体操作方法见后续介绍。

我要回帖

更多关于 最新电脑cpu配置 的文章

 

随机推荐