要求用vhdl设计4选1数据选择器器74LS151,设计一个由温度感应器(红)、烟雾感应器(绿)、紫外光感应器(蓝)3

一、单项选择题(本大题共15小题每小题2分,共30分)

(在每小题列出的四个备选项中只有一个是最符合题目要求的请将其代码填写在题后的括号内。错选、多选或未选均无分)

2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时其输出012Y Y Y ??的值是( )。

3.十六路vhdl设计4选1数据选择器器的地址输入(選择控制)端有( )个

4. 有一个左移移位寄存器,当预先置入1011后其串行输入固定接

0,在4个移位脉冲CP 作用下四位数据的移位过程是( )。

6. 一只四输入端或非门使其输出为1的输入变量取值组合有

7. 随机存取存储器具有( )功能。

电子子信息技术实验中心

实验一:vhdl设计4选1数据选择器器设计

文本设计流程全过程学习简单组合电路的设计、多层次电路

设计、仿真和硬件测试。

多路选择器的文本编辑輸入

骤给出下图所示的仿真波形。最后在实验系统上进行硬件测试验证本项设计的功能。

目 录 1 版图设计概要 1 2 vhdl设计4选1数据选擇器器简介 2 3 八选一vhdl设计4选1数据选择器器的设计 4 4 各模块设计 6 4.1 五输入与门的设计 6 4.2 八输入或门的设计 8 4.3 反相器 10 4 实验总结 12 参考文献 13 1 IC(“集成电路”)產业是全球高新技术产业的前沿与核心是最具活力和挑战性的战略产业。自2000年来在国家政策的大力支持下,我国集成电路产业得到了長足的发展而作为集成电路产业最前沿的设计业更是呈现出“百花齐放”的繁荣景象,作为产业命脉的IC设计人才,在IC产业最集中的长三角哋区也仅仅只有几千人所以拥有一定工作经验的设计工程师,据国内知名猎头公司烽火猎聘公司数据显示IC已成为人才猎头公司争相角逐嘚“宠儿” IC版图设计是指将前端设计产生的门级网表通过EDA设计工具进行布局布线和进行物理验证并最终产生供制造用的GDSII数据的过程。其主要工作职责有:芯片物理结构分析、逻辑分析、建立后端设计流程、版图布局布线、版图编辑、版图物理验证、联络代工厂并提交生产數据作为连接设计与制造的桥梁,合格的版图设计人员既要懂得IC设计、版图设计方面的专业知识还要熟悉制程厂的工作流程、制程原悝等相关知识。 Research公司开发的基于Windows平台的用于集成电路设计的工具软件该软件功能十分强大,易学易用包括S-Edit,T-SpiceW-Edit,L-Edit与LVS从电路设计、分析模拟到电路布局一应俱全。其中的L-Edit版图编辑器在国内应用广泛具有很高知名度。 L-Edit Pro是Tanner EDA软件公司所出品的一个IC设计和验证的高性能软件系統模块具有高效率,交互式等特点强大而且完善的功能包括从IC设计到输出,以及最后的加工服务完全可以媲美百万美元级的IC设计软件。L-EditPro包含IC设计编辑器(Layout Editor)、自动布线系统(Standard Cell Place & Route)、线上设计规则检查器(DRC)、组件特性提取器(Device Extractor)、设计布局与电路netlist的比较器(LVS)、CMOS Library、Marco Library这些模块组成了┅个完整的IC设计与验证解决方案。L-Edit Pro丰富完善的功能为每个IC设计者和生产商提供了快速、易用、精确的设计版图的系统 2 vhdl设计4选1数据选择器器简介 vhdl设计4选1数据选择器器是指经过选择,把多个通道的数据传送到唯一的公共数据通道上去实现vhdl设计4选1数据选择器功能的逻辑电路称為vhdl设计4选1数据选择器器。它的作用相当于多个输入的单刀多掷开关其示意图如下所示 图2-1 位通道选择信号 vhdl设计4选1数据选择器器除了可以实現一些组合逻辑功能以外,还可以做分时多路传输电路函数发生器及数码比较器等,常见的数据比较器有2选14选1,8选116选1电路。 在多路數据传送过程中能够根据需要将其中任意一路选出来的电路,叫做vhdl设计4选1数据选择器器 vhdl设计4选1数据选择器器(MUX)的逻辑功能是在地址选择信号的控制下,从多路数据中选择一路数据作为输出信号 本次设计的是8选1vhdl设计4选1数据选择器器74LS151。74LS151为互补输出的8选1vhdl设计4选1数据选择器器引脚排列如图所示,功能见表 选择控制端(地址端)为C,BA,按二进制译码从8个输入数据D0-D7中,选择一个需要的数据送到输出端YS为使能端,低电平有效 使能端S=1时,不论CB,A状态如何均无输出(Y=0,W=1)多路开关被禁止 使能端S=0时,多路开关正常工作根据地址碼C,BA的状态选择D0-D7中某一个通道的数据输送到输出端Y。 如:CBA=000则选择D0数据到输出端,即Y=D0 八选一vhdl设计4选1数据选择器器的设计 图3-1 八选一vhdl設计4选1数据选择器器电路图 八选一vhdl设计4选1数据选择器器采用了八个五输入的与门,八个反相器和一个八输入的或门实现了vhdl设计4选1数据选择器输出的功能 图3-2 八选一vhdl设计4选1数据选择器器版图设计 图3-3 八选一vhdl设计4选1数据选择器器版图的DRC检查 图3-4 八选一vhdl设计4选1数据选择器器版图仿真示意图 由上

我要回帖

更多关于 vhdl设计4选1数据选择器 的文章

 

随机推荐