能利用哪些测试手段或故障现象直接判断出解复接模块帧同步电路失步现象

ASIC实验报告-帧同步检测_百度文库
两大类热门资源免费畅读
续费一年阅读会员,立省24元!
ASIC实验报告-帧同步检测
上传于||暂无简介
阅读已结束,如果下载本文需要使用2下载券
想免费下载本文?
定制HR最喜欢的简历
下载文档到电脑,查找使用更方便
还剩14页未读,继续阅读
定制HR最喜欢的简历
你可能喜欢【图文】实验六 帧同步提取实验_百度文库
两大类热门资源免费畅读
续费一年阅读会员,立省24元!
评价文档:
实验六 帧同步提取实验
上传于||暂无简介
大小:69.00KB
登录百度文库,专享文档复制特权,财富值每天免费拿!
你可能喜欢实验八_百度文库
两大类热门资源免费畅读
续费一年阅读会员,立省24元!
上传于||文档简介
&&有​关​通​原​的​实​验
阅读已结束,如果下载本文需要使用0下载券
想免费下载更多文档?
定制HR最喜欢的简历
下载文档到电脑,查找使用更方便
还剩2页未读,继续阅读
定制HR最喜欢的简历
你可能喜欢每个时代都有一群爱“玩”的人,比如瓦特玩出了蒸汽机,……
近年来,以智能手机、智能硬件为代表的电子产品技术飞速……
也许我们有听过NASA、ESA、Jaxa这些高大上的宇航机构,但……
这是一个数据的时代,每个人都身处在庞大的数据中,并且……
不论是慕尼黑电子展还是最近其它媒体见面会,ST都一直在……
演讲人:李东咸, 张乃千时间: 10:00:00
演讲人:彭煜歆时间: 10:00:00
演讲人:杜复旦时间: 10:00:00
预算:小于¥5,000预算:¥10,000-¥50,000
帧同步电路的设计
[导读]数字通信网中,常常把若干路低速数字信号合并成一个高速数字信号,通过高速信道传输以扩大传输容量,提高传输效率。
1&引言  数字通信网中,常常把若干路低速数字信号合并成一个高速数字信号,通过高速信道传输以扩大传输容量,提高传输效率。数字复接就是实现这种数字信号合并的专门技术,系统框图如图1所示。为使得分接器的帧状态相对于复接器的帧状态能获得并保持相位关系,且能正确地实施分接,在合路数字信号中必须循环插入帧定位信号,因此在合路数字信号中,也就存在以帧为单位的结构,各个数字时隙的位置可以根据帧定位信号加以识别。因此帧同步是同步复接设备中的重要部分[1,2]。
2 同步方案的选择?  帧同步通常采用的方法有逐位调整法和置位调整法[3,4]。?2.1 逐位调整法?  逐位调整法的基本原理[3]是调整收端本地帧同步码的相位,使之与收到的总信码中的帧同步码对准。收端本地帧同步码产生后,送入同步码检测电路,总信码也送入同步码检测电路。如本地帧同步码的相位没有对准总信码中的帧同步码位,检测电路就输出一个一定宽度的扣除脉冲,利用该扣除脉冲将再生主时钟脉冲扣掉一个,使收端的时间相对于总信码后移了一位码元时间。再生信码仍按主时钟节拍不停的送来,而本地定时系统仍保留在原来位置不动,停止的时间为一个主时钟周期。这样,同步码检测电路相当于检测下一位信码。如果下一位的检测结果仍不一致,则再扣除一位主时钟。按这样搜索下去,直至检测到与同步码相同的信码相位为止。?2.2 置位调整法?  在失帧期间,接收设备时序发生器被置于一个特定的等待状态,即接收设备帧状态处于特定的预置状态;接收码流逐比特进入帧定位信号检测电路,一旦其中全部n位信码与规定的帧定位信号码相同,就输出一个控制信号,启动接收设备的时序发生器,同时用接收时钟信号来推动他。然后经过一个检测周期的时间检验判断。如果未建立正确的相位关系,就重复上述过程;如果确定建立了正确的相位关系,就保持这种相位关系并结束搜捕过程。如果接收码流中未同步前的任何一段信码都不出现帧定位码型,而且帧定位码中不发生误码,那么只要遇到一个完整的帧定位码组就足以建立起同步,可见这时完成搜捕过程比较快。由于噪声的影响,可能存在虚警现象和漏检现象,使搜捕时间延长。?2.3 两种方法的比较  在非同步位置上,移位调整法每调整一次都要检验一次;而置位调整法只有出现虚警现象时才检验一次。可见,后者比较节省时间。  在同步位置上,逐位调整法不管帧定位码中是否出现误码总要检验一次,而且即使有某种程度的误码也可能做出相位关系的正确判断;而置位调整法,只要帧定位码中有误码,就一定错过了建立同步的机会。可见后者会把搜捕时间拖长。  综合上述两方面,当合路信号误码率较高时,逐位调整法的平均搜捕时间较短;当合路信号误码率较低时,置位调整法的平均搜捕时间较短。数字信道误码率按国际推荐常常是相当低的,不可用误码率门限也只有1×10-3,一般采用置位调整法比较合适[3,4]。3 帧同步系统的设计?  本设计采用置位调整法。帧同步单元大致可以分为4块:帧定位码检测单元、同步保护及校核单元、调整单元和帧时标发生单元。  其原理框图如图2所示。?
  当合路信号pcm串行输入帧定位码检测单元,当检测到同步时标时,输出一个同步时标ps脉冲,他与时标发生器产生的帧时标脉冲pc同时输入同步保护及校核单元。在同步保护及校核单元,通过比较ps和pc同步与否,以及连续同步或不同步的次数,来判断系统是否同步。如果不同步,该单元将产生一个指令,使系统处于待调整状态。最后通过调整单元控制时标发生器,调节帧时标pc出现的相位。然后反复pc和ps比较过程,使系统同步。3.1 帧定位码检测单元  设系统的帧定位码长n=12,帧定位码为“”。帧定位码检测单元将合路信号串行输入12个串联的移位寄存器,当检测到移位寄存器的12个输出正好与帧定位码相同时,马上产生一个同步时标ps负脉冲,其脉冲宽度为一个系统时钟周期。波形如图3所示。
3.2&同步保护及校核单元  在失步状态,帧同步检测电路一旦发现同步码,校核计数器就开始计数。如果随后在规定时刻上又连续发现(α1)次,即校核计数到α,就确定进入同步态。此处的α称为后方保护计数。在同步状态时,由于干扰或中断,可能使帧同步码组丢失,这时要判断是否真失步,以免错误的进入捕捉过程。帧同步检测电路在规定的时刻一旦有一次未发现同步码,保护计数器就计1。如果随后在规定的时刻上又连续(β-1)次未发现,即保护计数到β,就进入失步状态。此处的β称为前方保护计数。本设计中,β=4;α=3。波形见图4。?
  设计中,通过比较同步时标ps和帧时标pc在时间上是否对准来判断系统状态。ps为同步时标,pc为帧时标发生器产生的帧时标,q1指示了系统的状态,q1=0表示系统处于同步状态,q1=1表示系统处于捕捉状态。如图4,当pc从低电平跳变到高电平时,如果ps=0则表示他们同步;如果ps=1则表示他们不同步。如果ps与pc连续4次不同步时,系统就将判为失步状态;若连续3次同步时,系统就将恢复为同步状态。3.3 调整单元  该单元在检测到q1=1后,就进入待调整状态。在进行调整后,将输出一个调整指令。产生调整指令的逻辑关系可表示为:  图5为调整单元波形。在q1=1时,即系统失步时,调整单元开始进入工作状态。在该状态下,如果检测到pc与ps不同步,则通过pc的上升沿把状态量q2置为高电平并保持,即q2=1。在q1=1,q2=1的情况下,当检测到下一个ps脉冲时,ps的下降沿会触发产生一个置位负脉冲m=0;并在时钟信号的?控制下,m延时半个系统时钟周期后重新将置位脉冲恢复为高电平m=1。该置位脉冲用于帧时标发生单元复位。
3.4 帧时标发生单元& 该单元的功能是定时的产生帧时标pc,每个相邻pc的间隔时间为一个帧周期。实现该功能就是将系统时钟计数分频,计数周期值为一个帧的长度,每隔一个帧周期就产生一个pc脉冲,脉冲宽度为一个时钟周期。在帧时标发生单元检测到一个低电平的复位脉冲时,计数器复位清零并重新开始计数。波形如图6所示。图中clr为复位清零端;clk为系统时钟;pc是发生器产生的帧时标。3.5 同步单元的整体设计  我们用VHDL设计完成各模块,并在MaxPlusII开发软件上编译通过,其设计波形分别已做说明。在MaxPlusII开发软件上采用原理图输入方式,根据同步单元各个功能块的划分,将各个功能模块连接起来,同步单元设计如图7所示。  图中,ZJC模块是帧定位码检测单元;PCFS模块是帧时标发生单元;SBBJ模块是同步保护及校核单元;TZ模块是调整单元。输入端pcm为合路信号码流,clk为系统时钟;输出端中pc为所需要的帧时标,其他的输出为同步单元的一些状态参考量, q1指示了系统所处的状态是同步还是失步;ps是检测到帧同步码后产生的同步时标;m为调整单元的调整指令。
  图8是整体设计在MaxPlusII软件中的波形图。在第1个帧时标pc脉冲出现时没有同步时标ps脉冲,则状态量q2=1。该同步系统的前方保护系数β=4,在连续4个帧时标pc脉冲与同步时标ps脉冲不同步后,状态量q1=1。当q1,q2同时为高电平时,该系统进入搜捕状态。由于在下一个pc脉冲出现前,该系统检测到了一个同步时标(该时标为伪同步码产生的),马上输出调整指令脉冲m=0。此时,帧时标pc脉冲发生器被置位,重新开始计数;状态量恢复为q2=0。再经过一个帧周期,出现了置位后产生的第一个帧时标pc脉冲,因为没有出现同步时标ps脉冲,则q2=1。此后,又重新搜捕。当搜捕到同步码后,如果出现帧时标pc脉冲与同步时标ps脉冲连续3次同步(后方保护系数α=3),则表示捕捉成功,系统重新进入同步状态。图中,在恢复到同步态后出现了一个伪同步码,由于采取了保护措施(连续4个帧时标pc脉冲与同步时标ps脉冲不同步时,才判为失步),因此他没有影响系统的正常工作。
4 结语  置位调整法是帧同步电路设计中通常采用的方法,为降低系统的漏检概率和虚警概率,设计中采用前方保护和后方保护。同步系统各模块全部用VHDL编程实现,整体设计在MaxPlusII软件中调试通过。参考文献
[1]王瀚晟,曾列光.全数字化PDH复接系统的设计[J].电信科学,1998(4)[2]毛洪艳,马盛凯.SDH通信网的同步技术及应用[J].现代通信,1998(12)[3]曹志刚,钱亚生.现代通信原理.北京:清华大学出版社,2000[4]孙玉.数字复接技术[M].北京:人民邮电出版社,1991
据香港&东网&8月9日报道,以色列特拉维夫大学的纳米技术中心,最新发明了把皮肤电极与临时纹身贴图结合的电子纹身。该中心主任哈宁教授早前在特拉维夫一场国际纳米医学研讨会上,首次介绍这项发明,它有......关键字:
最近一位名叫Star Simpson的开发者发起了一项名为“经典电路”的众筹项目,这个项目最大的特色就是从《Forrest Mims III》这本书中获取灵感,并且创造出非常具有艺术感的电路板,而这样的想法为目前千篇一律的绿色半导体电路板增......关键字:
Particle.io是一个可以和Arduino高度兼容的无线通信IoT电路板,主要面向对象是机对机(M2M)App应用。此类Electron能够实现IoT设备在云端远程沟通交流,即使在没有WiFi可连接的情况下也不妨碍交流,但是至少需要2......关键字:
在20世纪60年代创立英特尔之前,这一伟大公司的创始人戈登?摩尔先生就提出了信息技术领域的金科玉律――摩尔定律,即当价格不变时,集成电路上可容纳的元器件的数目,约每隔18-24个月便会增加一倍,性能也将提升一倍。几十年来,科技的发展一直遵循......关键字:
当价格不变时,集成电路上可容纳的元器件的数目,约每隔18-24个月便会增加一倍,性能也将提升一倍。&&摩尔定律近年来,摩尔定律似乎已经走到了其尽头,业界唱衰声不断。然而,当前IBM正在开发一种非常非......关键字:
手机圈曾经流传着这样一个段子:苹果一“饥渴”,其他手机品牌就要挨饿。其实说的是由于高端芯片供应有限,在芯片厂商选择客户时,国产手机厂商只能“稍等片刻”。
......关键字:
德克萨斯大学奥斯汀分校的研究人员开发了一种混合纳米材料,能够对光学元件进行写入、擦除和重写操作。研究人员认为,这种纳米材料及开发技术可以用来创造新一代的光学芯片和电路。......关键字:
转瞬之间,国家集成电路产业投资基金(下称&大基金&)成立已满一年。过去的一年时间,全球半导体产业投资并购风起云涌,中国也从籍籍无名到崭露头角。在大基金的支持下,中国半导体企业在市场上的几次出击......关键字:
集成电路产业的特色是赢者通吃,像Intel这样的巨头,巅峰时期的利润可以高达60%。那么,相对应动辄几百、上千元的CPU,它的实际成本到底是多少呢?芯片的硬件成本构成......关键字:
美国军方曾表示,到2023年将能够用激光武器摧毁无人机。为了向这一目标更进一步,该机构日前在俄克拉荷马州的希尔堡对车载激光炮进行了早期测试。
......关键字:
我 要 评 论
热门关键词E1帧同步提取系统实验
E1帧同步提取系统实验
一、实验目的
1、了解帧同步的机理
2、熟悉帧同步的性能
3、熟悉帧失步对数据业务的影响
二、实验仪器
1、光纤通信多功能综合实验系统&&&&&&&&&&&一台
20MHz双踪示波器&&&&&&&&&&&&&&&&一台
三、实验原理
在TDM复接系统中,要保证接收端分路系统和发送端一致,必须要有一个同步系统,以实现发送端和接收端同步。帧定位同步系统是复接/解复接设备中最重要的部分。在帧定位系统中要解决的设计问题有:1)同步搜索方法;2)帧定位码型设计;3)帧长度的确定;4)帧定位码的码长选择;5)帧定位保护方法;6)帧定位保护参数的选择;等等。这些设计完成后就确定了复接系统的下列技术性能:1)平均同步搜捕时间;2)平均发现帧时间;3)平均确认同步时间;4)平均发生失帧的时间间隔;5)平均同步持续时间;6)失帧引入的平均误码率,等等。
通常帧定位同步方法有两种:逐码移位同步搜索法和置位同步搜索法。“ZH5002型光纤通信原理综合实验系统”中的解复接同步搜索方法采用逐码移位同步法。逐码移位同步搜索法的基本工作原理是调整收端本地帧定位码的相位,使之与收到的总码流中的帧定位码对准。同步后用收端各分路定时脉冲就可以对接收到的码流进行正确的分路。如果本地帧同步码的相位没有对准码流接收信号码流的帧定位码位,则检测电路将输出一个一定宽度的扣脉冲,将接收时钟扣除一个,这等效将数据码流前移一位码元时间,使帧定位检测电路检测下一位信码。如果下一位检测结果仍不一致,则再扣除一位时钟,这过程称“同步搜索”。搜索直至检测到帧定位码为止。因接收码流除有帧定位码型外,随机的数字码流也可能存在与帧定位码完全相同的码型。因此,只有在同一位置,多次连续出现帧定位码型,方可算达到并进入同步。这一部分功能由帧定位检测电路内的校核电路完成。
无论多么可靠的同步电路,由于各种因素(例如强干扰、短促线路故障等),总会破坏同步工作状态,使帧失步。从帧失步到重新获得同步的这段时间(亦称同步时间)将使通信中断。误码也将会造成帧失步。因此,从同步到下一次失步的时间因尽量长一些,否则将不断的中断通信。这一时间的长短表示TDM同步系统的抗干扰能力。抗误码造成的帧失步主要由帧定位检测电路内的保护记数电路完成,只有当在一定的时间内在帧定位码位置多次检测不到帧定位码,才可判定为帧失步,需重新进入同步搜索状态。逐码移位同步搜索法系统组成框图见图所示。
&&&&&&&&&&&&&
语音信号的中断时间短于100ms,将不易被人耳分辨出来。但对某些数据终端传输却是不允许的。为能让学生能深入了解在有误码的环境下帧失步、同步和抗误码性能,在复接模块内专门设计了一个错码产生器(3种类型误码),通过设置工作状态选择跳线开关K403中的错码选择开关(E_Sel0,E_Sel1),可以在E1帧传输信道中插入不同数量级分布的错码
使学生非常方便地观测到E1复接/解复接抗误码性能:在误码率较低时,接收端帧同步电路能正常锁定同步;逐步增加插入错码数量,使传输信道误码率增大,接收端帧同步电路将失步(帧失步),进入帧同步搜索(扫描)状态;另可测试不同误码和帧失步对话音业务的影响和观测对数据业务的影响。
四、实验步骤
准备工作:检查所有跳线均按默认状态设置。将加扰模块中的跳线开关K001、K002设置于系统状态(右端:2-3),将接收定时模块中的信号输入选择跳线开关设置于“DT”位置(右端:2-3),让光纤通信系统处于自环状态。将复接模块内的工作状态选择跳线开关K403中的m序列选择跳线开关m_Sel0、m_Sel1拔下,使m序列发生器产生全0码,将加错码选择跳线开关E_Sel0、E_Sel1拔下,不在传输帧中插入误码。
1、帧同步过程观察
(1)用示波器同时观测复接模块帧同步指示测试点TP405与解复接模块帧同步指示测试点TP504波形。观测时用TP405同步,调整示波器使观测信号同步。
(2)将接收定时模块中KD03的跳线开关拔除,使传输信道中断,观测解复接模块帧同步失步情况。反复插入和拔除KD03的短路器(在位置插入),观测收帧指示信号同步和失步状态,记录测试结果。
2、误码环境下的帧同步性能测试
(1)用示波器同时观测复接模块帧同步指示测试点TP405与解复接模块帧同步指示测试点TP504波形。观测时用TP405同步,调整示波器使观测信号同步
(2)将复接模块内的选择跳线开关K403中的错码选择开关E_Sel0、E_Sel1插入,使传输信道中加入错码,此时信道误码率。观测接收帧同步信号是否与发端同步,记录测试结果。
(3)将复接模块内的选择跳线开关K403中的错码选择开关E_Sel0拔除、E_Sel1插入,减小传输信道中误码率。观测接收帧同步信号是否与发端同步,记录测试结果。
(4)将复接模块内的选择跳线开关K403中的错码选择开关E_Sel0插入、E_Sel1拔除,进一步减小传输信道中误码率。观测接收帧同步信号是否与发端同步,记录测试结果。
思考:何为接收帧同步的搜索(扫描)过程?
3、帧失步下对接收帧内数据信号传输的定性观测
(1)将复接模块内的选择跳线开关K403中的错码选择开关E_Sel0、E_Sel1拔下(传输信道误码率为零),此时E1复接/解复接系统处于正常通信状态,解复接模块内的开关信号指示发光二极管指示灯(D501~D508)与发端复接模块内跳线开关K401的状态位置一致。随意改变K401的状态位置,收端发光二极管指示灯(D501~D508)将随之变化。
(2)设置复接模块内的选择跳线开关K403中的错码选择开关(E_Sel0,E_Sel1),在E1帧传输信道中插入不同数量级分布的错码(信道误码率分别约为、
和),改变传输信道误码率,定性观测解复接模块内的开关信号指示发光二极管指示灯(D501~D508)的变化态,记录测试结果。
思考:从发光二极管指示灯(D501~D508)能定性的观测到误码和失步状态吗?
五、实验报告
1、分析总结实验测试结果。
2、分析:将复接模块内开关信号跳线开关K401中状态位置设置为码型,使其与帧定位信号一致,对解复接模块可能会造成什么影响?
已投稿到:
以上网友发言只代表其个人观点,不代表新浪网的观点或立场。

我要回帖

更多关于 故障处理手段 的文章

 

随机推荐