PCB铺铜去除(某个)pads过孔上有十字叉的十字连接。

查看: 743|回复: 17
设计验证时连接性检查错误都是+5V的过孔
银行存款 元
初级会员, 积分 229, 距离下一级还需 271 积分
我在设计验证的连接性检查错误都是+5V和GND的过孔,不知道是什么原因?+5V是我电路中使用最多的电源.大概有100个错误都是因为+5V过孔和GND的过孔的原因,如下图(截取了一部分)请高手提醒啊!谢谢了.我看了一下设计验证的explanition:Hatch outline(坐标)元件引脚& 过孔(坐标)
[此贴子已经被作者于 11:00:48编辑过]
本帖子中包含更多资源
才可以下载或查看,没有帐号?
银行存款 元
高级会员, 积分 2602, 距离下一级还需 398 积分
银行存款 元
初级会员, 积分 229, 距离下一级还需 271 积分
连接性检查需要在铺铜之后吗?
银行存款 元
高级会员, 积分 1459, 距离下一级还需 1541 积分
银行存款 元
初级会员, 积分 419, 距离下一级还需 81 积分
以下是引用meiling01在 11:20:00的发言:连接性检查需要在铺铜之后吗?當然要啊!
银行存款 元
初级会员, 积分 229, 距离下一级还需 271 积分
多谢各位了,确实是铺铜之后再检查连接性.请问一下四层板,2层是GND,3层是power,铺铜时要铺几层呢?我是选中铺铜边框后右键选择铺铜,我的铺铜边框是在上层的,并且把GND网络添加在铺铜边框内了,为何要在铺铜边框内添加网络呢?困惑啊?
银行存款 元
初级会员, 积分 419, 距离下一级还需 81 积分
[em06][em06]沒看懂樓上什么意思.在tool-&poul manager-&plane connect里select all后再start就所有层都铺上了.
银行存款 元
初级会员, 积分 229, 距离下一级还需 271 积分
是这样的,我是先把电源层分割的,然后填充了电源层和底层,然后我在顶层又画了铺铜边框,画完后就弹出一Query/modify drafting对话框,在对话框的下半部分制定网络处我制定了GND,然后再选中铺铜边框点击右键后选择flood就填充了,我不明白为何画好铺铜边框后还要选择网络呢?还有最底层是不是也要铺铜呢?
银行存款 元
初级会员, 积分 419, 距离下一级还需 81 积分
不选择网络的話就是無网絡的銅.底层一般鋪GND.
银行存款 元
初级会员, 积分 229, 距离下一级还需 271 积分
可是我是在顶层铺的铜啊,顶层铜的网络是GND,那是不是我在底层铺铜时铜的网络要选+5V啊?
Powered by查看完整版本: [--
一.过孔的基本概念过孔(via)是多层PCB的重要组成部分之一,钻孔的费用通常占PCB制板费用的30%到40%。简单的说来,PCB上的每一个孔都可以称之为过孔。从作用上看,过孔可以分成两类:一是用作各层间的电气连接;二是用作器件的固定或定位。如果从工艺制程上来说,这些过孔一般又分为三类,即盲孔(blind via)、埋孔(buried via)和通孔(through via)。盲孔位于印刷线路板的顶层和底层表面,具有一定深度,用于表层线路和下面的内层线路的连接,孔的深度通常不超过一定的比率(孔径)。埋孔是指位于印刷线路板内层的连接孔,它不会延伸到线路板的表面。上述两类孔都位于线路板的内层,层压前利用通孔成型工艺完成,在过孔形成过程中可能还会重叠做好几个内层。第三种称为通孔,这种孔穿过整个线路板,可用于实现内部互连或作为元件的安装定位孔。由于通孔在工艺上更易于实现,成本较低,所以绝大部分印刷电路板均使用它,而不用另外两种过孔。以下所说的过孔,没有特殊说明的,均作为通孔考虑。从设计的角度来看,一个过孔主要由两个部分组成,一是中间的钻孔(drill hole),二是钻孔周围的焊盘区,这两部分的尺寸大小决定了过孔的大小。很显然,在高速,高密度的PCB设计时,设计者总是希望过孔越小越好,这样板上可以留有更多的布线空间,此外,过孔越小,其自身的寄生电容也越小,更适合用于高速电路。但孔尺寸的减小同时带来了成本的增加,而且过孔的尺寸不可能无限制的减小,它受到钻孔(drill)和电镀(plating)等工艺技术的限制:孔越小,钻孔加工工艺越难,需花费的时间越长,也越容易偏离中心位置;且当孔的深度超过钻孔直径的6倍时,就无法保证孔壁能均匀镀铜。比如,现在正常的一块6层PCB板的厚度(通孔深度)为50Mil左右,所以一般PCB厂家能提供的钻孔直径最小只能达到8Mil。二.过孔的寄生电容过孔本身存在着对地的寄生电容,如果已知过孔在铺地层上的隔离孔直径为D2,过孔焊盘的直径为D1,PCB板的厚度为T,板基材介电常数为ε,则过孔的寄生电容大小近似于:C=1.41εTD1/(D2-D1)过孔的寄生电容会给电路造成的主要影响是延长了信号的上升时间,降低了电路的速度。举例来说,对于一块厚度为50Mil的PCB板,如果使用内径为10Mil,焊盘直径为20Mil的过孔,焊盘与地铺铜区的距离为32Mil,则我们可以通过上面的公式近似算出过孔的寄生电容大致是:C=1.41x4.4x0.050x0.020/(0.032-0.020)=0.517pF,这部分电容引起的上升时间变化量为:T10-90=2.2C(Z0/2)=2.2x0.517x(55/2)=31.28ps 。从这些数值可以看出,尽管单个过孔的寄生电容引起的上升延变缓的效用不是很明显,但是如果走线中多次使用过孔进行层间的切换,设计者还是要慎重考虑的。三.过孔的寄生电感同样,过孔存在寄生电容的同时也存在着寄生电感,在高速数字电路的设计中,过孔的寄生电感带来的危害往往大于寄生电容的影响。它的寄生串联电感会削弱旁路电容的贡献,减弱整个电源系统的滤波效用。我们可以用下面的公式来简单地计算一个过孔近似的寄生电感:L=5.08h[ln(4h/d)+1]其中L指过孔的电感,h是过孔的长度,d是中心钻孔的直径。从式中可以看出,过孔的直径对电感的影响较小,而对电感影响最大的是过孔的长度。仍然采用上面的例子,可以计算出过孔的电感为:L=5.08x0.050[ln(4x0.050/0.010)+1]=1.015nH 。如果信号的上升时间是1ns,那么其等效阻抗大小为:XL=πL/T10-90=3.19Ω。这样的阻抗在有高频电流的通过已经不能够被忽略,特别要注意,旁路电容在连接电源层和地层的时候需要通过两个过孔,这样过孔的寄生电感就会成倍增加。四.高速PCB中的过孔设计通过上面对过孔寄生特性的分析,我们可以看到,在高速PCB设计中,看似简单的过孔往往也会给电路的设计带来很大的负面效应。为了减小过孔的寄生效应带来的不利影响,在设计中可以尽量做到:1.从成本和信号质量两方面考虑,选择合理尺寸的过孔大小。比如对6-10层的内存模块PCB设计来说,选用10/20Mil(钻孔/焊盘)的过孔较好,对于一些高密度的小尺寸的板子,也可以尝试使用8/18Mil的过孔。目前技术条件下,很难使用更小尺寸的过孔了。对于电源或地线的过孔则可以考虑使用较大尺寸,以减小阻抗。2.上面讨论的两个公式可以得出,使用较薄的PCB板有利于减小过孔的两种寄生参数。3.PCB板上的信号走线尽量不换层,也就是说尽量不要使用不必要的过孔。4.电源和地的管脚要就近打过孔,过孔和管脚之间的引线越短越好,因为它们会导致电感的增加。同时电源和地的引线要尽可能粗,以减少阻抗。5.在信号换层的过孔附近放置一些接地的过孔,以便为信号提供最近的回路。甚至可以在PCB板上大量放置一些多余的接地过孔。当然,在设计时还需要灵活多变。前面讨论的过孔模型是每层均有焊盘的情况,也有的时候,我们可以将某些层的焊盘减小甚至去掉。特别是在过孔密度非常大的情况下,可能会导致在铺铜层形成一个隔断回路的断槽,解决这样的问题除了移动过孔的位置,我们还可以考虑将过孔在该铺铜层的焊盘尺寸减小。
很专业!我们的一家供应商pcb板过孔让我们头疼,在pcb受到外力变形后,过孔出现不通,经常出现,他们的解释沉铜时间不够,最后只有取消订单,不知道楼主认为他们说的是否正确,有些什么经验
查看完整版本: [--
Copyright &
Discussion Group, Powered by PHPWind, Time 0.071732 second(s),query:0 Gzip enabled& & 1 过孔的基本概念
& & 过孔(via)是多层的重要组成部分之一,钻孔的费用通常占PCB制板费用的30%到40%。简单的说来,PCB上的每一个孔都可以称之为过孔。从作用上看,过孔可以分成两类:一是用作各层间的电气连接;二是用作器件的固定或定位。如果从工艺制程上来说,这些过孔一般又分为三类,即盲孔(blind via)、埋孔(buried via)和通孔(through via)。盲孔位于印刷线路板的顶层和底层表面,具有一定深度,用于表层线路和下面的内层线路的连接,孔的深度通常不超过一定的比率(孔径)。埋孔是指位于印刷线路板内层的连接孔,它不会延伸到线路板的表面。上述两类孔都位于线路板的内层,层压前利用通孔成型工艺完成,在过孔形成过程中可能还会重叠做好几个内层。第三种称为通孔,这种孔穿过整个线路板,可用于实现内部互连或作为元件的安装定位孔。由于通孔在工艺上更易于实现,成本较低,所以绝大部分印刷板均使用它,而不用另外两种过孔。以下所说的过孔,没有特殊说明的,均作为通孔考虑。
& & 从设计的角度来看,一个过孔主要由两个部分组成,一是中间的钻孔(drill hole),二是钻孔周围的焊盘区。这两部分的尺寸大小决定了过孔的大小。很显然,在高速,高密度的PCB设计时,设计者总是希望过孔越小越好,这样板上可以留有更多的布线空间,此外,过孔越小,其自身的寄生也越小,更适合用于高速电路。但孔尺寸的减小同时带来了成本的增加,而且过孔的尺寸不可能无限制的减小,它受到钻孔(drill)和电镀(plating)等工艺技术的限制:孔越小,钻孔需花费的时间越长,也越容易偏离中心位置;且当孔的深度超过钻孔直径的6倍时,就无法保证孔壁能均匀镀铜。比如,如果一块正常的6层PCB板的厚度(通孔深度)为50Mil.
& & 那么,一般条件下PCB厂家能提供的钻孔直径最小只能达到8Mil。随着激光钻孔技术的发展,钻孔的尺寸也可以越来越小,一般直径小于等于6Mils的过孔,我们就称为微孔。在HDI(高密度互连结构)设计中经常使用到微孔,微孔技术可以允许过孔直接打在焊盘上(Via-in-pad),这大大提高了电路性能,节约了布线空间。
& & 过孔在传输线上表现为不连续的断点,会造成信号的反射。一般过孔的等效阻抗比传输线低12%左右,比如50欧姆的传输线在经过过孔时阻抗会减小6欧姆(具体和过孔的尺寸,板厚也有关,不是绝对减小)。但过孔因为阻抗不连续而造成的反射其实是微乎其微的,其反射系数仅为:(44-50)/(44+50)=0.06,过孔产生的问题更多的集中于寄生和的影响。
& & 2 过孔的寄生电容和电感
& & 过孔本身存在着寄生的杂散电容,如果已知过孔在铺地层上的阻焊区直径为D2,过孔焊盘的直径为D1,PCB板的厚度为T,板基材介电常数为&,则过孔的寄生电容大小近似于:C=1.41&TD1/(D2-D1)
& & 过孔的寄生电容会给电路造成的主要影响是延长了信号的上升时间,降低了电路的速度。举例来说,对于一块厚度为50Mil的PCB板,如果使用的过孔焊盘直径为20Mil(钻孔直径为10Mils),阻焊区直径为40Mil,则我们可以通过上面的公式近似算出过孔的寄生电容大致是:
& & C=1.41x4.4x0.050x0.020/(0.040-0.020)=0.31pF
& & 这部分电容引起的上升时间变化量大致为:
& & T10-90=2.2C(Z0/2)=2.2x0.31x(50/2)=17.05ps
& & 从这些数值可以看出,尽管单个过孔的寄生电容引起的上升延变缓的效用不是很明显,但是如果走线中多次使用过孔进行层间的切换,就会用到多个过孔,设计时就要慎重考虑。实际设计中可以通过增大过孔和铺铜区的距离(Anti-pad)或者减小焊盘的直径来减小寄生电容。
& & 过孔存在寄生电容的同时也存在着寄生电感,在高速数字电路的设计中,过孔的寄生电感带来的危害往往大于寄生电容的影响。它的寄生串联电感会削弱旁路电容的贡献,减弱整个系统的效用。我们可以用下面的经验公式来简单地计算一个过孔近似的寄生电感:
& & L=5.08h[ln(4h/d)+1]
& & 其中L指过孔的电感,h是过孔的长度,d是中心钻孔的直径。从式中可以看出,过孔的直径对电感的影响较小,而对电感影响最大的是过孔的长度。仍然采用上面的例子,可以计算出过孔的电感为:
& & L=5.08x0.050[ln(4x0.050/0.010)+1]=1.015nH
& & 如果信号的上升时间是1ns,那么其等效阻抗大小为:XL=&L/T10-90=3.19&O。这样的阻抗在有高频的通过已经不能够被忽略,特别要注意,旁路电容在连接电源层和地层的时候需要通过两个过孔,这样过孔的寄生电感就会成倍增加。
& & 3 如何使用过孔
& & 通过上面对过孔寄生特性的分析,我们可以看到,在高速PCB设计中,看似简单的过孔往往也会给电路的设计带来很大的负面效应。为了减小过孔的寄生效应带来的不利影响,在设计中可以尽量做到:
& & A 从成本和信号质量两方面考虑,选择合理尺寸的过孔大小。必要时可以考虑使用不同尺寸的过孔,比如对于电源或地线的过孔,可以考虑使用较大尺寸,以减小阻抗,而对于信号走线,则可以使用较小的过孔。当然随着过孔尺寸减小,相应的成本也会增加。
& & B 上面讨论的两个公式可以得出,使用较薄的PCB板有利于减小过孔的两种寄生参数。
& & C PCB板上的信号走线尽量不换层,也就是说尽量不要使用不必要的过孔。
& & D 电源和地的管脚要就近打过孔,过孔和管脚之间的引线越短越好。可以考虑并联打多个过孔,以减少等效电感。
& & E 在信号换层的过孔附近放置一些接地的过孔,以便为信号提供最近的回路。甚至可以在PCB板上放置一些多余的接地过孔。
& & F 对于密度较高的高速PCB板,可以考虑使用微型过孔。
&&&&&往下看有更多相关资料
本网站试开通微、小企业商家广告业务;维修点推荐项目。收费实惠有效果!欢迎在QQ或邮箱联系!
试试再找找您想看的资料
资料搜索:
查看相关资料 & & &
   同意评论声明
   发表
尊重网上道德,遵守中华人民共和国的各项有关法律法规
承担一切因您的行为而直接或间接导致的民事或刑事法律责任
本站管理人员有权保留或删除其管辖留言中的任意内容
本站有权在网站内转载或引用您的评论
参与本评论即表明您已经阅读并接受上述条款
copyright & &广电电器(中国梧州) -all right reserved& 若您有什么意见或建议请mail: & &
地址: 电话:(86)774-2826670& & &&)PCB铺铜,最全面的PCB铺铜论坛 - 电子工程世界网
PCB铺铜相关帖子
的射频部分。3. 模块应放置于主板的四周,天线部分靠边或角,模块天线下方的主板区域不允许铺铜或走线。10 配套开发工具11 附录在DC/DC模式下负载与工作效率图
使用DC/DC模式和不使用DC/DC模式的电流功率和效率分布表
*本司亦接受客户定制ODM和OEM项目,欢迎来电详谈!
深圳市瑞迪莱科技有限公司
专业无线射频模块研发定制,生产,销售...
的铜远比一般的PCB厚,这种PCB在合适的线宽下是可以走大电流的,而常规PCB自然是不行的。 把家里的电磁炉拆开来看一下就知道了,最直观的学习方法。 PCB大电流走线一般的方法:
1.沿着铜箔焊接一根粗铜丝,或铜丝跨在PCB上,铜丝承受30A的最小截面积为4平方,具体要查一下标准。
2.如果走线宽度不能满足,则采取走线开窗焊锡的方式加大通流能力,走线裸铜上面加锡
3.把走线铜箔加厚,比如...
,这个跟捡个鼠标配个电脑有异曲同工之妙 画地是不错,看楼主怎么进军LINUX 楼主你好,请问你这PCB画的是几层板,2层还是4层,顶层底层铺铜分别铺的是什么,都是地吗 手里也有几个9260,不知道可否的到一块板子,也一起学习下,谢谢 [quote][size=2][url=forum.php?mod=redirect&goto=findpost&pid=2207297&ptid...
][/url][/size]
布局是按照数据手册的[/quote]
没学会走呢别跑……一步一步来,先把线都连上,再考虑数字地模拟地要不要分开,怎么分开,分开有没有意义,我估计你这板子打出来也没法用,R5~R10封装都赶上U1的大小了 你用的是走线连接吗 正常应该用大面积铺铜的 有些ADI手册一般会说模拟地和数字地(大面积铺铜)在器件的下方连接 一般不要用电阻和磁珠 http...
。DRC对于布线完成覆盖率以及规则违反的地方都会有所标注,按照这个再一一的排查,修正。
4)有些pcb还要加上敷铜(可能会导致成本增加),将出线部分做成泪滴(工厂也许会帮你加)。最后的pcb文件转成gerber文件就可交付pcb生产了。(有些直接给pcb也成,工厂会帮你转gerber)。
5)要装配pcb,准备bom表吧,一般能直接从原理图中导出。但是需要注意的是,原理图中哪些部分元件该上,哪些...
,该图的布局是合理的[/quote]
您看这个布局需要两面放置元器件吗? 本帖最后由 wugx 于
23:20 编辑
萤火 发表于
您看这个布局需要两面放置元器件吗?
看着单面是连接不起的,要过孔跳线,,,原图的接地是采用了大面积铺铜的方式,大面积铺铜相当于增大了电流通量,降低了因电阻压降带来的干扰,另外降低了高频噪声对地电阻,有屏蔽作用...
将PCB设计信息(几何尺寸、位置、铺铜及过孔等)从主流EDA软件(Xpedition PCB、BoardStation、Allegro、CR5000等)导入FloTHERM,同时也支持IDF格式文件的导入,通过csv文件给各器件附加功耗。FloTHERM PACK
基于网络的IC热模型数据库,提供球栅阵列封装(BGA),引线封装(Leaded Packages),针脚栅格阵列封装(Pin...
间距仍然过大。
如果成本要求是第一位的,可以考虑以下两种传统4层板的替代方案。这两个方案都能改善EMI抑制的性能,但只适用于板上元件密度足够低和元件周围有足够面积(放置所要求的电源覆铜层)的场合。
第一种为首选方案,PCB的外层均为地层,中间两层均为信号/电源层。信号层上的电源用宽线走线,这可使电源电流的路径阻抗低,且信号微带路径的阻抗也低。从EMI控制的角度看,这是现有的最佳4层PCB结构...
挖空心思的去设计,等你画完之后,再去看一看,还是会觉得很多地方可以修改的。一般设计的经验是:优化布线的时间是初次布线的时间的两倍。感觉没什么地方需要修改之后,就可以铺铜了(Place-&polygonPlane)。铺铜一般铺地线(注意模拟地和数字地的分离),多层板时还可能需要铺电源。时对于丝印,要注意不能被器件挡住或被过孔和焊盘去掉。同时,设计时正视元件面,底层的字应做镜像处理,以免混淆层面...
{:1_101:} PCB画板好看不好看,其实不需要刻意追求,当你把所有设计规则都做到位了,画熟练了,自然就好看。拿你前面贴出来的那块板来讲:板子的机械尺寸和定位孔、定位器件限制的你的布局,所以想要多漂亮那也是不太现实的,但是也不是没有优化的地方。R5那边的走线,出现了一个锐角;铺铜看着好像没有修过,很多断头铜皮已经被避让的很细,留着没好处。类似的地方修好了板子会看着顺眼很多。 [quote...
),底层都连起来了?还有就是JTAG接口的过孔就是pad,然后设置成multi-layer。可不可以把JTAG接口的过孔设置成place via 电气隔离,不能铺铜. 众一电路专业做pcb打样,元器件代购,贴片一条龙服务...
地方都会有所标注,按照这个再一一的排查,修正。
4)有些pcb还要加上敷铜(可能会导致成本增加),将出线部分做成泪滴(工厂也许会帮你加)。最后的pcb文件转成gerber文件就可交付pcb生产了。(有些直接给pcb也成,工厂会帮你转gerber)。
5)要装配pcb,准备bom表吧,一般能直接从原理图中导出。但是需要注意的是,原理图中哪些部分元件该上,哪些部分元件不该上,要做到心理...
=2198424&ptid=544545][color=#999999]bluefox0919 发表于
09:12[/color][/url][/size]
目前是有朋友要做无线传输,看到他Layout方面有做这方面的设计。所以想了解一下原理,
目前看到几种包地 ...[/quote]
无线传输的板子类型也不一致相同,在PCB设计中可以把频类归为无线
参考射频信号铺铜间距,要...
信号,如INTELHUB架构中的HUBLink,一共13根,频率可达233MHZ,要求必须严格等长,以消除时滞造成的隐患,这时,蛇形走线是唯一的解决办法。
一般来讲,蛇形走线的线距&=2倍的线宽;若在普通PCB板中,除了具有滤波电感的作用外,还可作为收音机天线的电感线圈等等。
5.调整完善
完成布线后,要做的就是对文字、个别元件、走线做些调整以及敷铜(这项工作不宜太早,否则会影响速度...
本人基于STM32F4芯片做了一套板子,顶层和底层都铺了铜,顶层连接的网络是VCC(12V供电),底层连接的网络是GND,12V供电经过AMS系列稳压芯片转换为5V和3.3V,电路主要实现的是行列阵列扫描电路实现数据采集功能,可是PCB加工回来后,一测GND和VCC短路了,不知道是什么原因?会不会是顶层和底层铺铜引起的短路啊?铺铜会引起短路么?
关于PCB铺铜的问题。。。顶和底层铺铜会不会...
自动导到PCB那里去,必须在COMMENT拦打入命令“=value” 即可导过去。挖哈哈 多么重要啊 特别对生产人员来说 .一个非常重要的东西,那就是根据pcb来生成库文件。ad6.3在设计菜单里,选择生成pcb库。在99里也可以实现的。另外AD6.3有交叉选择模式 在工具菜单里,这样方便选择元器件。pcb画好后 应该写日期铺铜时应该注意哪些地方不能铺,然后加上限制,铺完后应该去掉那些限制…画pcb...
]qwqwqw2088 发表于
18:37[/color][/url][/size]
焊盘和走线如果放在顶层的话,丝印层应该放在底层,因为是插件,方便焊接的适合看。
如果的贴片器件, ...[/quote]
铺铜的话,另一层需要铺吗 [quote][size=2][url=forum.php?mod=redirect&goto=findpost&pid=2185762&ptid...
如果PCB制板产生误差,这个焊盘的接地就会断开 像我这样的老不熟手画板子还是会把地线一起画出来,把地线画出来的电路看起来才完整了,铺铜只是看做为辅助电路达到理想工作状态的一种方案,因为有些电路不适合大面积覆铜,如果不画出地线来容易出错 [quote][size=2][url=forum.php?mod=redirect&goto=findpost&pid=2184322&ptid...
本帖最后由 飞海 于
10:10 编辑
请教各位前辈,用AD在画PCB时,怎么才能让板子的某一个小区域内,比如一个半径5mm的圆形,露出基板,就是即没有铜,也没有油墨,也没有锡,要怎么处理呢?请前辈指点啊!!!
就像图中的这样。
注:那个圆并不是焊盘。
PCB设计怎么才能露出基板呢? 铝基板完全可以,需要和制版厂沟通,人家愿意搞就行,凸台而已
如果是PCB材质用...
几个设置是
Electrical(电气规则):安全间距、线网连接等
Pl ...[/quote]
我再自己看看 你把画面放大就会有提示什么规则冲突,比如导线间距或者元器件间距过小甚至部分元器件高度过高…… 看样子是铺铜没有选择网络:hug: [quote][size=2][url=forum.php?mod=redirect&goto=findpost&pid...
你可能感兴趣的标签
热门资源推荐  在PCB抄板或者PCB设计中,经常会遇到一些铺铜问题。以下就对这些问题的总结:  一、PCB电路板放置铺铜有什么作用?  散热;屏蔽 抗干扰 PCB板子带有寄生电容;提高板子强度;美观;增加被抄板的难度,尤其是覆铜+黑油。  二、PROTEL不规则铺铜的方法:  先要知道在PCB那一块区域要铺铜,再确定需要铺铜的区域 铺什么样网络的铜(确定是什么电源、或者什么地、或者什么其他网络),点击铺铜的工具,设置铺铜的安全间距和线宽及栅格间距,设置铺铜的方式(正、斜栅格)  三、铺铜选项设置  1. Net Option选项组:设置铺铜所要连接的网络,主要含3个选项  Connect to net:设置铺铜连接的网络名称,如果选择No Net,则列表下面2个选项是没有意义的。  Pour Over Same:覆盖相同的网络名,即如果你选择了GND作为铺铜连接,即使你在PCB板上画了一些地线,这些地线也将在铺铜时被覆盖。如果不选择此项,已经画好的地线则不会被覆盖。  Remove Dead Copper:删除死铜,一些孤立的,没有和电路的GND连接起来的铜就称为死铜或者孤铜,这些铜只能给PCB做装饰用,没有很多实际的意义。  2.Hatching Style:设置铺铜的方式,分别是以90度,45度,垂直,水平方式的铜膜走线设置。  3.Plane Settings选项组:设置铜膜线的格点间隔  Grid Size:设置铺铜多边形的间隔间距,即铺铜密度  Trace Width:设置铜膜线的宽度  Layer:设置铺铜所在的板层  LockPrimitves:锁定全部铺铜,一般选中它.  如果线宽大于栅格间距的话 那么 PCB板的铺铜就是整块的铜皮  4.Surround Pads With:设置铺铜和焊盘间的环绕方式,8边型或者圆弧环绕  5.Minimun Primitives Size:设置铜膜线的最短长度,该值越大,铺铜的速度越快.  注意:在布线时,最小线宽(Track Width)不能小于0.01,网格(Grid Size)不能小于0.01。在铺铜过程中如果发现错了,可按Backspace删除已画的外形。想要保留更多的铺铜面积,我们一般不会一开始铺铜就设置删除死铜为有效,那样的话,你会看见铺完后有一大块,一大块的空余地方没有被铺上。所以先直接铺,铺完后观察那些是死铜,看看能不能尽量通过上下层铜来连接.如果实在有个别地方很难连接,看看是否能够优化PCB,尽量通过过孔将死铜救活.实在没有办法的,我们再选择删除死铜项来重铺一次,让板子更整洁一点.有时我们想把焊盘导线等,离铜膜线更远一点,我们需要先设置RULE中的间距距离,如果我们加大了间距距离,可能系统会提示很多ERC检测错误,不过没有关系,等我们铺铜完后,再把间距距离设置回来就好了.  四、铺铜的删除  快捷键E+D,然后再要删除的布铜上点鼠标。或者使用网络选择方式,选中要删的网络,然后删除。  五、protel99铺铜的修改  当你发现铺铜不满意,或者需要重新更改下走线时,你最好先删除铺铜,更改完后,再进行铺放一次.删除的方法是使用编辑下的删除命令,鼠标会处于删除命令状态下,点击铺铜就删除了,比一些书上介绍的调整铺铜效果好多了.  来源:/shownews.asp?id=485 华思通科技
楼主发言:1次 发图:0张 | 更多
  PCB(抄板)、PCBA反向克隆研发、生产.专业团队售后服务.有成熟项目.  业务合作、咨询电话: 五年经验  业务QQ:  办公地址:深圳市宝安40区翻身路63号宝安电子城D座29C
请遵守言论规则,不得违反国家法律法规回复(Ctrl+Enter)

我要回帖

更多关于 ad铺铜过孔 的文章

 

随机推荐