原理图dgnd改gnd,at89c51引脚图出现红色波浪线

Altium Designer如何用AGND、DGND组织不同器件的引脚,同时处理好不同网络之间的直接连通?_中华文本库
第1页/共1页
文本预览:
分享:Altium Designer 如何用 AGND、DGND 组织不同器件的 引脚,同时处理好不同网络之间的直接连通?
先说好,本帖不讨论有没有必要区分 AGND 和 DGND,只是在需要区分的时候确保可以分得明确。 首先原理图上想区分就要用两个网络标识, 模拟器件的地接 AGND, 数字器件的地接 DGND 或者直接写作 GND。照这法子,起码元件布局的时候会留意就近摆放。 然后在 PCB 上,两个地各走一边,那么如果希望一点接地,总有短接的时候。这个短接点可以用一条线路 直接画在两个地之间来实现,但是这样 DRC 会报错。 于是就有 0R 电阻的方案,也有焊锡跳线短接的方案。 不太在乎的就直接忽略 DRC 报错,但是设想一下如果 AGND 是铺铜的,在短接之后电路有改动需要重新 铺铜,那么重新铺的时候 Altium 就会自动绕过那段短接线,形成断路。因此这个简单的操作还要多几个不 必要的步骤。 其实我以前离最终解决方案已经很近了,只有一步之遥:做过一个类似贴片电阻的封装,只不过在 PCB 库 里面直接用一根铜线把两个焊盘短接了。 然后用这个元件当作桥接跳线放在两个不同网络之间。 不过 Altium 在 DRC 的时候没有放过这个位置,不同网络间的导体接触统统算断路。
实际上 Altium 照顾到了这种需求,但是没有多少人用到,这就是 Net Tie。这个功能在创建原理图库的时 候可以找到。如果我当初把这一个下拉菜单选对了,那一步就成功了。仔细看 type 下面的选项:
第1页/共1页
寻找更多 ""原理图中模拟接地、数字接地和一般接地一样么?可以把AGND,DGND和GND都接到一起吗?_百度知道
原理图中模拟接地、数字接地和一般接地一样么?可以把AGND,DGND和GND都接到一起吗?
DGND和GND都接到一起吗?可以把AGND、数字接地和一般接地一样么原理图中模拟接地
提问者采纳
这样就好理解了。模拟地与数字地一般通过0ohm电阻单点连接到一般接地,模拟接地就模拟信号的回流路径,数字接地就数字信号的回流路径。或都在走线时划分出模拟地与数字地通过过孔连接到一般接地在《信号完整性分析》这本书中“地”为回流路径
在焊洞洞板的时候可以连在一起么?
焊洞洞板?!那么你的信号不是高频率信号,对信号质量要求不高,是可以单点连接到一起的。
就是这个。。可以接到一起么?
提问者评价
其他类似问题
gnd的相关知识
等待您来回答
下载知道APP
随时随地咨询
出门在外也不愁文档分类:
在线文档经过高度压缩,下载原文更清晰。
淘豆网网友近日为您收集整理了关于51单片机常用芯片引脚图的文档,希望对您的工作和学习有所帮助。以下是文档介绍:51单片机常用芯片引脚图 常用芯片引脚图一、单片机类1、MCS-51芯片介绍:MCS-51 系列单片机是美国 Intel 公司开发的 8 位单片机,又可以分为多个子系列。MCS-51 系列单片机共有 40 条引脚,包括 32条 I/O 接口引脚、4 条控制引脚、2 条电源引脚、2 条时钟引脚。引脚说明:P0.0~P0.7:P0 口 8 位口线,第一功能作为通用 I/O 接口,第二功能作为存储器扩展时的地址/数据复用口。P1.0~P1.7:P1 口 8 位口线,通用 I/O 接口无第二功能。P2.0~P2.7:P2 口 8 位口线,第一功能作为通用 I/O 接口,第二功能作为存储器扩展时传送高 8 位地址。P3.0~P3.7:P3 口 8 位口线,第一功能作为通用 I/O 接口,第二功能作为为单片机的控制信号。ALE/ PROG:地址锁存允许/编程脉冲输入信号线(输出信号)PSEN:片外程序存储器开发信号引脚(输出信号)EA/Vpp:片外程序存储器使用信号引脚/编程电源输入引脚RST/VPD:复位/备用电源引脚2、MCS-96芯片介绍:MCS-96 系列单片机是美国 Intel 公司继 (来源:淘豆网[/p-3153534.html])MCS-51 系列单片机之后推出的 16 位单片机系列。它含有比较丰富的软、硬件资源,适用于要求较高的实时控制场合。它分为 48 引脚和 68 引脚两种,以 48 引脚居多。引脚说明:RXD/P2.1 TXD/P2.0:串行数据传出分发送和接受引脚,同时也作为 P2 口的两条口线HS1.0~HS1.3:高速输入器的输入端HS0.0~HS0.5:高速输出器的输出端(有两个和 HS1 共用)Vcc:主电源引脚(+5V)Vss:数字电路地引脚(0V)Vpd:内部 RAM 备用电源引脚(+5V)VREF:A/D 转换器基准电源引脚(+5V)AGND:A/D 转换器参考地引脚P1.0P1.1P1.2P1.3P1.4P1.5P1.6P1.7RSTRXD/P3.0TXD/P3.1INT0/P3.2INT1/P3.3T0/P3.4T1/P3.5WR/P3.6RD/P3.(来源:淘豆网[/p-3153534.html])P0.0/AD 0P0.1/AD 1P0.2/AD 2P0.3/AD 3P0.4/AD 4P0.5/AD 5P0.6/AD 6P0.7/AD 7EA/V PPALE/PROGPSENP2.7/A 15P2.6/A 14P2.5/A 13P2.4/A 12P2.3/A 11P2.2/A 10P2.1/A 9P2.0/A 1XTAL1、XTAL2:内部振荡器反相器输入、输出端,常外接晶振。CLKOUT:内部时钟发生器的输出引脚,提供频率位晶振频率的 1/3 的脉冲供外部使用。PWM/P2.5:脉宽调制信号输出端/P2 口的一位口线WR:写信号N.C:未用READY:片外存储器就绪信号A8/P4.0~A15/P4.7:高 8 位地址线/P4 口口线RST:复位引脚EXTINT/P2.2:外部中断/P2 口口线ACH4/P0.4~ACH7/P0.7:A/D 转换器通道 4~7/P0 口高 4 位EA:片外程序存储器使用信号ALE/ADV:地址锁存允许信号/地址有效RD:读信号A(来源:淘豆网[/p-3153534.html])D0/P3.0~AD7/P3.7:地址低 8 位、数据/P3 口 8 位口线。二、可编程接口芯片1、8155芯片介绍:8155 内部带有 256 字节的静态 RAM,两个可编程的 8 位并行 I/O 口 PA、PB 口一个可编程 6 位并行并行 I/O 口 PC 口,一个可编程的 14 位减法计数器 TC,其引脚说明如下:AD0~AD7:8 位地址/数据线IO/M: IO 和 RAM 选择控制线,高电平选择 IO 口CE: 片选信号输入线,低电平有效ALE:地址允许锁存信号线,当其为负跳变时把AD0~AD7 的地址以及 CE、IO/M 的状态锁入片内锁存器RD: 读选通信号输入线,低电平有效WR: 写选通信号输入线,低电平有效TI: 计数器的计数脉冲输入线TO: 计数器的输出信号线RESERT:复位控制信号线,高电平有效PA0~PA7:8 位并行 IO 接口PB0~PB7:8 位并行 IO 接口PC0~PC7:6 位并行 IO :电源线,+5V Vss:线路地2、8255A芯片说明:8255A(来源:淘豆网[/p-3153534.html]) 是 Intel 公司生产的可编程输入输出接口芯片,它具有 3 个 8 位的并行 I/O口,具有三种工作方式,可通过程序改变其功能,因而使用灵活,通用性强,可作为单片机与多种外围设备连接时的中间接口电路。8255 有三种基本工作方式, 三种工作方式由工作方式控制字决定,方式控制字由CPU 通过输入/输出指令来提供.三个端口中 PC 口被分为两个部分,上半部分随 PA 口称为 A 组,下半部分随 PB 口称为 B 组.其中 PA 口可工作与方式 0、1 和 2,而 PB 口只能工作在方式 0 和 1。8255 共有 40 个引脚,采用双列直插式封装,各引脚功能如下:D0--D7:三态双向数据线,与单片机数据总线连接,用来传送数据信息。CS:片选信号线,低电平有效,表示芯片被选中。RD:读出信号线,低电平有效,控制数据的读出。WR:写入信号线,低电平有效,控制数据的写入。Vcc:+5V 电源。PA0--PA7:A 口输入/输出线。PB0--PB7:B 口输入/输出线。PC0--PC7:C 口输入/(来源:淘豆网[/p-3153534.html])输出线。RESET:复位信号线。A1、A0:地址线,用来选择 8255 内部端口。GND:地线。三、锁存器1、74LS373芯片介绍:74LS373 是带有三态门的八 D 锁存器,当使能信号线 OE 为低电平时,三态门处于导通状态,允许 1Q-8Q 输出到 OUT1-OUT8,当 OE 端为高电平时,输出三态门断开,输出线 OUT1-OUT8 处于浮空状态。G 称为数据打入线,当 74LS373 用作地址锁存器时,首先应使三态门的使能信号 OE 为低电平,这时,当 G 端输入端为高电平时,锁存器输出(1Q-8Q)状态和输入端(1D-8D)状态相同;当 G 端从高电平返回到低电平(下降沿)时,输入端(1D-8D)的数据锁入 1Q-8Q 的八位锁存器中。当用 74LS373 作为地址锁存器时,它们的 G 端可直接与单片机的锁存控制信号端 ALE 相连,在 ALE 下降沿进行地址锁存。引脚说明如下: D0~D7:锁存器 8 位数据输入线Q0~Q7:锁存器 8 位数据输出线 GND::电源引脚,+5V(来源:淘豆网[/p-3153534.html]) 有效 OE :片选信号引脚G:锁存控制信号输入引脚。2、74LS377芯片介绍:74LS377 是一种 8D 触发器,它可以实现数据的保持或锁存,当它片选信号 E 为低电平且时钟 CLK 端输入正跳变时,D0~D7 端的数据北锁存到 8D 触发器中。其引脚说明如下:D0~D7:锁存器 8 位数据输入线Q0~Q7:锁存器 8 位数据输出线GND::电源引脚,+5V 有效E :片选信号引脚CLK:锁存控制信号输入引脚。四、存储器1、6116芯片介绍:6116 是 2K*8 位静态随机存储器芯片,采用 CMOS 工艺制造,单一+5V 供电,额定功耗 160mW,典型存取时间 200ns,24 线双列直插式封装,其引脚功能说明如下:A0~A10:地址输入线O0~O7:双向三态数据线,有时用 D0~D7 表示:片选信号输入端,低电平有效:读选通信号输入线,低电平有效:写选通信号输入线,:工作电源输入引脚,+5VGND:线路地2、6264芯片介绍:6264 是 8K*8 位静态随机存储器芯片,采用 CM(来源:淘豆网[/p-3153534.html])OS 工艺制造,单一+5V 供电,额定功耗 200mW,典型存取时间 200ns,28 线双列直插式封装。其引脚功能说明如下:A0~A12:地址输入线O0~O7:双向三态数据线,有时用 D0~D7 表示:片选信号输入端,低电平有效:读选通信号输入线,低电平有效:写选通信号输入线,:工作电源输入引脚,+5VNC:为空引脚CS:第二选片信号引脚,高电平有效GND:线路地3、62256芯片介绍:6264 是 32K*8 位静态随机存储器芯片,采用 CMOS 工艺制造,单一+5V 供电,额定功耗 300mW,典型存取时间 200ns,28 线双列直插式封装。其引脚功能如下:A0~A14:地址输入线O0~O7:双向三态数据线,有时用 D0~D7 表示:片选信号输入端,低电平有效:读选通信号输入线,低电平有效:写选通信号输入线,:工作电源输入引脚,+5VGND:线路地4、2716芯片介绍:2716 是 2K*8 字节的紫外线镲除、电可编程只读存储器,单一+5V 供电,工作电流为 75mA,维持电流为 35(来源:淘豆网[/p-3153534.html])mA,读出时间最大为 250nS,24 脚双列直插式封装。各引脚的含义为:A0~A10:13 根地址线,可寻址 8K 字节;O0-O7:数据输出线;:片选线;:为数据输出选通线;PGM 为编程脉冲输入端;Vpp 是编程电源;Vcc 是主电源。5、2764芯片介绍:2764 是 8K*8 字节的紫外线镲除、电可编程只读存储器,单一+5V 供电,工作电流为 75mA,维持电流为 35mA,读出时间最大为 250nS,28 脚双列直插式封装。各引脚的含义为:A0~A12:13 根地址线,可寻址 8K 字节;O0-O7:数据输出线;:片选线;:为数据输出选通线;PGM:编程脉冲输入端;Vpp:编程电源;Vcc:主电源,一般为+5V。GND:接地引脚6、27256芯片介绍:27256 是 32K*8 字节的紫外线镲除、电可编程只读存储器,单一+5V 供电,工作电流为 100mA,维持电流为 40mA,读出时间最大为 250nS,28 脚双列直插式封装。各引脚的含义为:A0~A14:15 根地址线,可寻址(来源:淘豆网[/p-3153534.html]) 32K 字节;O0-O7 为数据输出线;CE 为片选线;OE/Vpp 为数据输出选通线/编程电源。Vcc:主电源,一般为+5V。GND:接地引脚五、译码器1、74LS138芯片介绍:74LS138 是一个 3-8 译码器,共 16 个引脚,其引脚说明如下:A、B、C:选择端即信号输入端E1、E2、E3:使能端,其中 E1、E2 低电平有效,E3高电平有效Y0~Y7:译码输出信号,:电源端,+5VGND:线路地2、74LS139芯片介绍:74LS139 片内有两个 2-4 译码器,共 16 个引脚,其引脚说明如下:1A、1B:译码器 1 选择端即信号输入端1G:译码器 1 使能端,低电平有效1Y0~1Y3 译码器 1 译码输出信号,低电平有效2A、2B:译码器 2 选择端即信号输入端2G:译码器 2 使能端,低电平有效2Y0~2Y3 译码器 2 译码输出信号,:电源端,+5VGND:线路地六 A/D、D/A 转换1、ADC0809芯片介绍:ADC0809 是一种比较典型的 8 位 8 通道逐次(来源:淘豆网[/p-3153534.html])逼近式 A/D 转换器,CMOS 工艺,可实现 8 路模拟信号的分时采集,片内有 8 路模拟选通开关,以及相应的通道地址锁存用译码电路,其转换时间为 100μ s 左右,采用双排 28 引脚封装,其引脚说明如下:IN0~IN7:8 路模拟量输入通道ADDA~ADDC:地址线用于选择模拟量输入通道ALE:地址锁存允许信号START:转换启动信号D0~D7:数据输出线OE:输出允许信号,低电平允许转换结果输出CLOCK:时钟信号输入引脚,通常使用 500KHzEOC:转换结束信号,为 0 代表正在转换,1 :+5V 电压VREF(+)、VREF(-):参考电压2、ADC0816芯片介绍:ADC0816 是一种 16 路模拟量输入、8 位逐次逼近 A/D 转换器,转换时间为 100μ s,转换精度为:±1/512,适用于多路数据采集系统。采用双牌 40 引脚的封装形式,其引脚说明如下:IN0~IN15:16 路模拟量输入线D0~D7:8 位模拟量输出线A、B、C、D:通路选择输入线ALE:通路选择信号锁存信号MUL::比较器输入线EXP:通路扩展控制输入线,当其为低电平时芯片对 IN0~IN15 的通路断开, 口上的扩展通路输入的模拟量进行转换START:启动转换信号,下降沿启动EOC:转换结束信号OE:输出允许信号,:+5V 电压VREF(+)、VREF(-):参考电压3、MC14433芯片介绍:MC14433 是一种三位半双积分式 A/D 转换器。其最大输出电压为 199.9mV 和1.999V 两档(由基准电压 VR 决定),抗干扰能力强,转换精度高,但转换速度慢(约每秒 1~10 次)。采用双排 24 以引脚封装形式,其引脚说明如下:VDD:主电源+5VVEE:模拟部分的负电源-5VVSS:数字地VR:基准电压输入线(200mV 或 2V)VX:被测电压输入线VAG:VR 和 VX 的地(模拟地)RI:积分电阻输入线CI:积分电容输入线RI/CI:RI、CI 的公共连接端C01、C02:接失调补偿电容,约为 0.1μ FCLK1、CLK0:外接振荡器时钟频率调节电阻 Rc,典型值为 300KΩ,值越大时钟频率越小EOC:转换结束信号DU:更新转换控制信号输入线,若与 EOC 相连则每次转换结束后自动启动新的转换OR:过量程信号输出线,低电平有效DS4~DS1:分别是个、十、百、千位的选通脉冲输出线Q3~Q0:BCD 码数据输出线,动态的输出千、百、十、个位值4、DAC0832芯片介绍:DAC0832 是美国数据公司的 8 位 D/A 转化器,片内带数据锁存器,电流输出,输出电流稳定时间为 1μ m,功耗为 20mW,其引脚说明如下:D0~D7:数据输入线,TTL 电平ILE:数据锁存允许控制信号线CS:片选信号线,低电平有效WR1:数据锁存器写选通输入线,负脉冲有效XFER:数据传输控制信号输入线,低电平有效WR2:DAC 寄存器写选通输入线,低电平有效IOUT1:电流输出线,当 DAC 寄存器为全 1 时电流最大IOUT2:电流输出线,其值与 IOUT1 之和为一常数Rfb:反馈信号输入线,调整 Rfb :电源电压线,为+5V~+15 范围VREF:基准电压输入线,范围为:-10V~+10VAGND:模拟地DGND:数字地播放器加载中,请稍候...
该用户其他文档
下载所得到的文件列表51单片机常用芯片引脚图.doc
文档介绍:
51单片机常用芯片引脚图 常用芯片引脚图一、单片机类1、MCS-51芯片介绍:MCS-51 系列单片机是美国 Intel 公司开发的 8 位单片机,又可以分为多个子系列。MCS-51 系列单片机共有 40 条引脚,包括 32条 I/O 接口引脚、4 条控制引脚、2 条电源引脚、2 条时钟引脚。引脚说明:P0.0~P0.7:P0 口 8 位口线,第一功能作为通用 I/O 接口,第...
内容来自淘豆网转载请标明出处.80C52模块介绍_百度文库
两大类热门资源免费畅读
续费一年阅读会员,立省24元!
评价文档:
喜欢此文档的还喜欢
80C52模块介绍
阅读已结束,如果下载本文需要使用
想免费下载本文?
把文档贴到Blog、BBS或个人站等:
普通尺寸(450*500pix)
较大尺寸(630*500pix)
你可能喜欢

我要回帖

更多关于 stc89c52引脚图 的文章

 

随机推荐